ورود به حساب

نام کاربری گذرواژه

گذرواژه را فراموش کردید؟ کلیک کنید

حساب کاربری ندارید؟ ساخت حساب

ساخت حساب کاربری

نام نام کاربری ایمیل شماره موبایل گذرواژه

برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید


09117307688
09117179751

در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید

دسترسی نامحدود

برای کاربرانی که ثبت نام کرده اند

ضمانت بازگشت وجه

درصورت عدم همخوانی توضیحات با کتاب

پشتیبانی

از ساعت 7 صبح تا 10 شب

دانلود کتاب Verification Techniques for System-Level Design (Systems on Silicon)

دانلود کتاب تکنیک های تأیید برای طراحی سطح سیستم (سیستم های سیلیکون)

Verification Techniques for System-Level Design (Systems on Silicon)

مشخصات کتاب

Verification Techniques for System-Level Design (Systems on Silicon)

ویرایش:  
نویسندگان: , ,   
سری:  
ISBN (شابک) : 0123706165, 9780080553139 
ناشر:  
سال نشر: 2007 
تعداد صفحات: 251 
زبان: English 
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) 
حجم فایل: 2 مگابایت 

قیمت کتاب (تومان) : 57,000



ثبت امتیاز به این کتاب

میانگین امتیاز به این کتاب :
       تعداد امتیاز دهندگان : 16


در صورت تبدیل فایل کتاب Verification Techniques for System-Level Design (Systems on Silicon) به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.

توجه داشته باشید کتاب تکنیک های تأیید برای طراحی سطح سیستم (سیستم های سیلیکون) نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.


توضیحاتی در مورد کتاب تکنیک های تأیید برای طراحی سطح سیستم (سیستم های سیلیکون)

این کتاب چگونگی تأیید طرح‌های منطقی SoC را با استفاده از «رسمی؟ و «نیمه رسمی؟ تکنیک های تایید مسئله مهمی که باید به آن پرداخته شود این است که آیا کارایی طرح همان چیزی است که طراحان مد نظر دارند یا خیر. شبیه‌سازی برای بررسی صحت طراحی‌های SoC استفاده شده است (مانند تأیید عملکردی)، اما بسیاری از خطاهای طراحی ظریف را نمی‌توان با شبیه‌سازی تشخیص داد. اخیراً تأیید رسمی، با ارائه اثبات ریاضی صحت طرح ها، بسیار بیشتر مورد توجه قرار گرفته است. تاکنون، بیشتر کتاب‌های تأیید رسمی سطح انتقال ثبت (RTL) یا سطوح پایین‌تر طراحی را هدف قرار داده‌اند. برای بهره وری بیشتر طراحی، اشکال زدایی طرح ها در اسرع وقت ضروری است. یعنی طرح ها باید کاملاً در سطوح طراحی بسیار انتزاعی (بالاتر از RTL) تأیید شوند. این کتاب تمام جنبه های تکنیک های تأیید رسمی و نیمه رسمی سطح بالا برای طراحی های سطح سیستم را پوشش می دهد. • اولین کتابی که تمام جنبه های رسمی و نیمه رسمی، تأیید طراحی سطح بالا (بالاتر از RTL) را پوشش می دهد که طراحی های SoC را هدف قرار می دهد. • تأیید رسمی طرح های سطح بالا (RTL یا بالاتر). • تکنیک های تأیید با متدولوژی طراحی در سطح سیستم مرتبط مورد بحث قرار می گیرند.


توضیحاتی درمورد کتاب به خارجی

This book will explain how to verify SoC logic designs using “formal? and “semi-formal? verification techniques. The critical issue to be addressed is whether the functionality of the design is the one that the designers intended. Simulation has been used for checking the correctness of SoC designs (as in “functional? verification), but many subtle design errors cannot be caught by simulation. Recently, formal verification, giving mathematical proof of the correctness of designs, has been getting much more attention. So far, most of the books on formal verification target the register transfer level (RTL) or lower levels of design. For higher design productivity, it is essential to debug designs as early as possible. That is, designs should be completely verified at very abstracted design levels (higher than RTL). This book covers all aspects of high-level formal and semi-formal verification techniques for system level designs. • First book that covers all aspects of formal and semi-formal, high-level (higher than RTL) design verification targeting SoC designs. • Formal verification of high-level designs (RTL or higher). • Verification techniques are discussed with associated system-level design methodology.





نظرات کاربران