ورود به حساب

نام کاربری گذرواژه

گذرواژه را فراموش کردید؟ کلیک کنید

حساب کاربری ندارید؟ ساخت حساب

ساخت حساب کاربری

نام نام کاربری ایمیل شماره موبایل گذرواژه

برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید


09117307688
09117179751

در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید

دسترسی نامحدود

برای کاربرانی که ثبت نام کرده اند

ضمانت بازگشت وجه

درصورت عدم همخوانی توضیحات با کتاب

پشتیبانی

از ساعت 7 صبح تا 10 شب

دانلود کتاب The Complete Verilog Book

دانلود کتاب کتاب کامل Verilog

The Complete Verilog Book

مشخصات کتاب

The Complete Verilog Book

ویرایش: 1 
نویسندگان:   
سری:  
ISBN (شابک) : 9780792381884, 9780306476587 
ناشر: Springer US 
سال نشر: 2002 
تعداد صفحات: 471 
زبان: English 
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) 
حجم فایل: 7 مگابایت 

قیمت کتاب (تومان) : 43,000



کلمات کلیدی مربوط به کتاب کتاب کامل Verilog: مدارها و سیستم ها، سخت افزار کامپیوتر، مهندسی به کمک کامپیوتر (CAD، CAE) و طراحی، مهندسی الکترونیک و کامپیوتر



ثبت امتیاز به این کتاب

میانگین امتیاز به این کتاب :
       تعداد امتیاز دهندگان : 16


در صورت تبدیل فایل کتاب The Complete Verilog Book به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.

توجه داشته باشید کتاب کتاب کامل Verilog نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.


توضیحاتی در مورد کتاب کتاب کامل Verilog



زبان توصیف سخت افزار Verilog (HDL) توانایی توصیف سیستم های دیجیتال و آنالوگ را فراهم می کند. این توانایی طیف وسیعی از توضیحاتی که طراحی مفهومی و معماری را بیان می کند تا توضیحات دقیق پیاده سازی در گیت ها و ترانزیستورها را در بر می گیرد. Verilog در اصل در Gateway Design Automation Corporation در اواسط دهه هشتاد توسعه یافت. ابزارهای تأیید طرح های بیان شده در Verilog در همان زمان پیاده سازی و به بازار عرضه شد. اکنون Verilog یک استاندارد باز IEEE با شماره 1364 است. Verilog HDL اکنون به طور جهانی برای طراحی های دیجیتال در ASIC، FPGA، ریزپردازنده، DSP و بسیاری از انواع دیگر از مراکز طراحی استفاده می شود و توسط اکثر شرکت های EDA پشتیبانی می شود. تحقیقات و آموزشی که در بسیاری از دانشگاه ها انجام می شود نیز از Verilog استفاده می کند. این کتاب زبان توصیف سخت افزار Verilog را معرفی کرده و آن را به صورت جامع توصیف می کند. Verilog HDL در ابتدا با هدف استفاده از یک شبیه ساز توسعه و مشخص شد. معناشناسی زبان تا کنون به طور کامل شرح داده نشده بود. در این کتاب هر یک از ویژگی های زبان با استفاده از مقدمه معنایی، نحو و مثال توضیح داده شده است. فصل 4 با ارائه تعاریف اصطلاحات و توضیح ساختار داده ها و الگوریتم ها به معنای شناسی کامل زبان منجر می شود. این کتاب با این رویکرد نوشته شده است که Verilog نه تنها یک زبان شبیه‌سازی یا ترکیبی، یا یک روش رسمی برای توصیف طراحی است، بلکه یک زبان کامل است که به همه این جنبه‌ها می‌پردازد. این کتاب بسیاری از جنبه‌های Verilog HDL را که بخش‌های ضروری هر فرآیند طراحی هستند، پوشش می‌دهد.


توضیحاتی درمورد کتاب به خارجی

The Verilog hardware description language (HDL) provides the ability to describe digital and analog systems. This ability spans the range from descriptions that express conceptual and architectural design to detailed descriptions of implementations in gates and transistors. Verilog was developed originally at Gateway Design Automation Corporation during the mid-eighties. Tools to verify designs expressed in Verilog were implemented at the same time and marketed. Now Verilog is an open standard of IEEE with the number 1364. Verilog HDL is now used universally for digital designs in ASIC, FPGA, microprocessor, DSP and many other kinds of design-centers and is supported by most of the EDA companies. The research and education that is conducted in many universities is also using Verilog. This book introduces the Verilog hardware description language and describes it in a comprehensive manner. Verilog HDL was originally developed and specified with the intent of use with a simulator. Semantics of the language had not been fully described until now. In this book, each feature of the language is described using semantic introduction, syntax and examples. Chapter 4 leads to the full semantics of the language by providing definitions of terms, and explaining data structures and algorithms. The book is written with the approach that Verilog is not only a simulation or synthesis language, or a formal method of describing design, but a complete language addressing all of these aspects. This book covers many aspects of Verilog HDL that are essential parts of any design process.



فهرست مطالب

Introduction to Verilog HDL....Pages 1-20
Data Types in Verilog....Pages 21-36
Abstraction Levels in Verilog: Behavioral, RTL, and Structural....Pages 37-84
Semantic Model for Verilog HDL....Pages 85-98
Behavioral Modeling....Pages 99-133
Structural Primitive Modeling....Pages 135-149
Mixed Structural, RTL, and Behavioral Design....Pages 151-154
System Tasks and Functions....Pages 155-165
Compiler Directives....Pages 167-171
Interactive Simulation and Debugging....Pages 173-175
System Examples....Pages 177-242
Synthesis with Verilog....Pages 243-254
Verilog Subset for Logic Synthesis....Pages 255-277
Special Considerations in Synthesizing Verilog....Pages 279-294
Specify Blocks — Timing Descriptions....Pages 295-306
Programming Language Interface....Pages 307-314
Strength Modeling with Transistors....Pages 315-320
Standard Delay Format....Pages 321-363
Verilog-A and Verilog-MS....Pages 365-369
Simulation Speedup Techniques....Pages 371-374
Formal Syntax Definition for Verilog HDL....Pages 375-393
Verilog Subset for Logic Synthesis....Pages 395-405
Programming Language Interface (PLI) Header File — veriuser.h ....Pages 407-417
Programming Language Interface (PLI) header File — acc _user.h ....Pages 419-430
Programming Language Interface (PLI) Header File — vpi_user.h file ....Pages 431-444
Formal Syntax Definition of SDF....Pages 445-449




نظرات کاربران