دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
دسته بندی: طراحی: معماری ویرایش: 1 نویسندگان: SPARC International سری: ISBN (شابک) : 0130992275, 9780130992277 ناشر: Prentice Hall سال نشر: 1993 تعداد صفحات: 400 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 3 مگابایت
در صورت تبدیل فایل کتاب SPARC Architecture Manual Version9 به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب کتابچه راهنمای معماری SPARC نسخه 9 نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این مرجع قطعی برای آخرین نسل از ریزپردازندههای بسیار محبوب و تاثیرگذار SPARC - SPARC-V9 64 بیتی - است که اکنون توسط تولیدکنندگان مختلف سیستمهای کامپیوتری استفاده میشود و قرار است استانداردهایی را برای ظرفیت با کارایی بالا تعیین کند. قرن آینده معماری و مجموعه دستورات 64 بیتی SPARC-V9 را توصیف میکند - یک معماری پردازنده به سبک RISC که از فضای آدرس خطی قابل دسترسی توسط آدرسهای 64 بیتی، تحمل خطا، نرمافزار شیگرا، رشتههای سبک وزن، و سوپراسکالر و چندپردازنده پشتیبانی میکند. پیاده سازی ها بازارها: برای پیادهکنندگان معماری SPARC، طراحان ریزپردازنده، مهندسین سختافزار، توسعهدهندگان نرمافزار سیستم SPARC-V9، مهندسین نرمافزار که نرمافزار SPARC-V9 را به زبان اسمبلی مینویسند. و برای دانشجویان معماری کامپیوتر.
This is the definitive reference for the latest generation of the enormously popular and influential SPARC microprocessors — the 64-bit SPARC-V9 — which is now being used by a variety of computer system vendors and is destined to set the standard for high performance capacity into the next century. Describes the architecture and instruction set of the 64-bit SPARC-V9 — a RISC-style processor architecture that supports a linear address space accessed by 64-bit addresses, fault-tolerance, object-oriented software, lightweight threads, and superscalar and multiprocessor implementations. MARKETS: For implementors of the SPARC architecture, microprocessor designers, hardware engineers, developers of SPARC-V9 system software, software engineers who write SPARC-V9 software in assembly language; and for students of computer architecture.
The SPARC Architecture Manual......Page 2
Contents......Page 5
Table 1— Double- and Quadwords in Memory & Registers......Page 46
Table 3— Floating-Point Single-Precision Format Definition......Page 47
Table 5— Floating-Point Quad-Precision Format Definition......Page 48
Table 6— Window Addressing......Page 53
Table 7— Floating-Point Register Number Encoding......Page 60
Table 9— Rounding Direction (RD) Field of FSR......Page 64
Table 10— Floating-Point Trap Type (ftt) Field of FSR......Page 65
Table 11— Allowed Accesses to ASIs......Page 96
Table 12— Address Space Identifiers (ASIs)......Page 97
Table 13— Control Transfer Characteristics......Page 101
Table 14— Exception and Interrupt Requests, Sorted by TT Value......Page 125
Table 15— Exception and Interrupt Requests, Sorted by Priority (0 = Highest; 31 = Lowest)......Page 128
Table 16— Trap Received While in execute_state......Page 130
Table 18— Reset Received While in error_state......Page 131
Table 19— Ordering Relationships Selected by Mask......Page 151
Table 20— Sequencing Barrier Selected by Mask......Page 152
Table 22— Instruction Set ......Page 157
Table 23— UDIV / UDIVcc Overflow Detection and Value Returned......Page 180
Table 24— SDIV / SDIVcc Overflow Detection and Value Returned......Page 181
Table 26— MEMBAR cmask Encodings......Page 212
Table 27— Untrapped Floating-Point Results......Page 280
Table 28— Untrapped Floating-Point Underflow......Page 281
Table 29— Implementation Dependencies ......Page 283
Table 31— op2[2:0](op=0)......Page 303
Table 32— op3[5:0](op=2)......Page 304
Table 33— op3[5:0](op=3)......Page 305
Table 34— opf[8:0](op=2,op3=3416=FPop1)......Page 306
Table 35— Context Used for Data Access......Page 312
Table 36— Context Used for Instruction Access......Page 313
Table 37— Mapping Synthetic to SPARC-V9 Instructions ......Page 320
Table 38— Register Allocation within a Window......Page 329
Table 40— Cache Break-Even Points......Page 334