دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
دسته بندی: فناوری نانو ویرایش: 1 نویسندگان: Aditya Bansal, Rahul M. Rao (auth.), Swarup Bhunia, Saibal Mukhopadhyay (eds.) سری: ISBN (شابک) : 1441974172, 9781441974181 ناشر: Springer US سال نشر: 2011 تعداد صفحات: 456 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 16 مگابایت
کلمات کلیدی مربوط به کتاب طراحی تحمل و تحمل کم تحمل در نانومتر سیلیکون: مدارها و سیستم ها، مهندسی به کمک کامپیوتر (CAD، CAE) و طراحی
در صورت تبدیل فایل کتاب Low-Power Variation-Tolerant Design in Nanometer Silicon به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب طراحی تحمل و تحمل کم تحمل در نانومتر سیلیکون نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
طراحی متحمل تغییرات کم مصرف در سیلیکون نانومتری ویرایش شده توسط: Swarup Bhunia Saibal Mukhopadhyay ملاحظات طراحی برای عملیات کم مصرف و استحکام با توجه به تغییرات معمولاً الزامات متناقضی را تحمیل می کند. تکنیک های طراحی کم توان مانند مقیاس ولتاژ، تخصیص آستانه دوگانه و اندازه گیت می توانند تأثیر منفی زیادی بر بازده پارامتری تحت تغییرات فرآیند داشته باشند. این کتاب بر روی تکنیکهای طراحی مدار/معماری برای دستیابی به عملکرد کم توان تحت تغییرات پارامتر تمرکز دارد. پوشش شامل طراحی منطق و حافظه، مدلسازی و تجزیه و تحلیل، و همچنین روش طراحی برای دستیابی به توان کم و تحمل تغییرات همزمان، در حالی که هزینههای طراحی را به حداقل میرساند. • خوانندگان را با برخی از مهم ترین چالش ها در طراحی آی سی کم مصرف و مقاوم در برابر تغییرات در فناوری های نانومقیاس آشنا می کند. • نمای کلی از طراحی متحمل تغییرات کم مصرف، در سطوح مختلف انتزاع طراحی، از دستگاه تا مدار، معماری و سیستم را ارائه می دهد. • پوشش جامعی از مدلسازی، تحلیل و روششناسی طراحی برای مدارهای منطقی، حافظه و سیستمها، میکرو معماری، DSP، سیگنال مختلط و FPGA، از جمله شیوههای صنعتی فعلی، روند مقیاسبندی فناوری، و چالشهای نوظهور، توان کم و مدارهای منطقی با تحمل تغییرات را ارائه میدهد. •مدل سازی و تجزیه و تحلیل دقیق اثرات تغییرات مختلف (مرگ به مرگ و درون قالب، فرآیند و زمانی) را در طرح های کم مصرف شرح می دهد. شامل پوشش طراحی آستانه فرعی بسیار کم مصرف و قوی است.
Low-Power Variation-Tolerant Design in Nanometer Silicon Edited by: Swarup Bhunia Saibal Mukhopadhyay Design considerations for low-power operations and robustness with respect to variations typically impose contradictory requirements. Low-power design techniques such as voltage scaling, dual-threshold assignment and gate sizing can have large negative impact on parametric yield under process variations. This book focuses on circuit/architectural design techniques for achieving low power operation under parameter variations. Coverage includes logic and memory design, modeling and analysis, as well as design methodology to achieve simultaneously low power and variation tolerance, while minimizing design overhead. •Introduces readers to some of the most important challenges in low-power and variation-tolerant IC design in nanoscale technologies; •Presents a holistic view of Low-Power Variation-Tolerant Design, at different levels of design abstraction, starting from device to circuit, architecture and system; •Offers comprehensive coverage of modeling, analysis and design methodology for low power and variation-tolerant logic circuits, memory and systems, micro-architecture, DSP, mixed-signal and FPGAs, including current industrial practices, technology scaling trends, and emerging challenges; •Describes in detail modeling and analysis of different variation effects (die-to-die and within-die, process and temporal) on low-power designs; Includes coverage of ultra low-power and robust sub-threshold design.
Front Matter....Pages i-xv
Front Matter....Pages 1-1
Variations: Sources and Characterization....Pages 3-39
Power Dissipation....Pages 41-80
Front Matter....Pages 81-81
Effect of Variations and Variation Tolerance in Logic Circuits....Pages 83-108
Statistical Design of Integrated Circuits....Pages 109-149
Low-Power and Variation-Tolerant Memory Design....Pages 151-183
Digital Subthreshold for Ultra-Low Power Operation: Prospects and Challenges....Pages 185-207
Front Matter....Pages 209-209
Variation-Tolerant Microprocessor Architecture at Low Power....Pages 211-247
Low-Power and Variation-Tolerant Application-Specific System Design....Pages 249-292
Low-Power Adaptive Mixed Signal/RF Circuits and Systems and Self-Healing Solutions....Pages 293-333
Front Matter....Pages 335-335
Low-Power Techniques for FPGAs....Pages 337-363
Variation and Aging Tolerance in FPGAs....Pages 365-380
Component-Specific Mapping for Low-Power Operation in the Presence of Variation and Aging....Pages 381-432
Back Matter....Pages 433-440