دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Michael Muehlberghuber, Christoph Keller (auth.), Andreas Burg, Ayṣe Coṣkun, Matthew Guthaus, Srinivas Katkoori, Ricardo Reis (eds.) سری: IFIP Advances in Information and Communication Technology 418 ISBN (شابک) : 9783642450723, 9783642450730 ناشر: Springer-Verlag Berlin Heidelberg سال نشر: 2013 تعداد صفحات: 245 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 15 مگابایت
کلمات کلیدی مربوط به کتاب VLSI-SoC: از الگوریتم ها گرفته تا مدارها و طراحی سیستم روی تراشه: بیستممین کنفرانس بین المللی IFIP WG 10.5 / IEEE در زمینه ادغام مقیاس بسیار بزرگ ، VLSI-SoC 2012 ، سانتا کروز ، کالیفرنیا ، ایالات متحده ، 7-10 اکتبر 2012 ، بازبینی شده مقالات برگزیده: پیاده سازی سیستم های کامپیوتری، سخت افزار کامپیوتر، سازمان سیستم های کامپیوتری و شبکه های ارتباطی
در صورت تبدیل فایل کتاب VLSI-SoC: From Algorithms to Circuits and System-on-Chip Design: 20th IFIP WG 10.5/IEEE International Conference on Very Large Scale Integration, VLSI-SoC 2012, Santa Cruz, CA, USA, October 7-10, 2012, Revised Selected Papers به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب VLSI-SoC: از الگوریتم ها گرفته تا مدارها و طراحی سیستم روی تراشه: بیستممین کنفرانس بین المللی IFIP WG 10.5 / IEEE در زمینه ادغام مقیاس بسیار بزرگ ، VLSI-SoC 2012 ، سانتا کروز ، کالیفرنیا ، ایالات متحده ، 7-10 اکتبر 2012 ، بازبینی شده مقالات برگزیده نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب حاوی نسخههای توسعهیافته و اصلاحشده بهترین مقالات ارائه شده در بیستمین کنفرانس بینالمللی IFIP WG 10.5/IEEE در مورد یکپارچگی در مقیاس بسیار بزرگ، VLSI-SoC 2012، که در سانتا کروز، کالیفرنیا، ایالات متحده آمریکا، در اکتبر 2012 برگزار شد، است. 12 مقاله موجود در کتاب با دقت بررسی و از بین 33 مقاله کامل ارائه شده در کنفرانس انتخاب شدند. این مقالات طیف گسترده ای از موضوعات را در فناوری VLSI و تحقیقات پیشرفته پوشش می دهند. آنها به روند فعلی به سمت افزایش یکپارچه سازی تراشه و پیشرفت های فرآیند فناوری می پردازند که چالش های جدیدی را هم در سطوح فیزیکی و طراحی سیستم و هم در آزمایش این سیستم ها ایجاد می کند.
This book contains extended and revised versions of the best papers presented at the 20th IFIP WG 10.5/IEEE International Conference on Very Large Scale Integration, VLSI-SoC 2012, held in Santa Cruz, CA, USA, in October 2012. The 12 papers included in the book were carefully reviewed and selected from the 33 full papers presented at the conference. The papers cover a wide range of topics in VLSI technology and advanced research. They address the current trend toward increasing chip integration and technology process advancements bringing about stimulating new challenges both at the physical and system-design levels, as well as in the test of these systems.
Front Matter....Pages -
FPGA-Based High-Speed Authenticated Encryption System....Pages 1-20
A Smart Memory Accelerated Computed Tomography Parallel Backprojection....Pages 21-44
Trinocular Stereo Vision Using a Multi Level Hierarchical Classification Structure....Pages 45-63
Spatially-Varying Image Warping: Evaluations and VLSI Implementations....Pages 64-87
An Ultra-Low-Power Application-Specific Processor with Sub-V T Memories for Compressed Sensing....Pages 88-106
Configurable Low-Latency Interconnect for Multi-core Clusters....Pages 107-124
A Hexagonal Processor and Interconnect Topology for Many-Core Architecture with Dense On-Chip Networks....Pages 125-143
Fault-Tolerant Techniques to Manage Yield and Power Constraints in Network-on-Chip Interconnections....Pages 144-161
On the Automatic Generation of Software-Based Self-Test Programs for Functional Test and Diagnosis of VLIW Processors....Pages 162-180
SEU-Aware Low-Power Memories Using a Multiple Supply Voltage Array Architecture....Pages 181-195
CMOS Implementation of Threshold Gates with Hysteresis....Pages 196-216
Simulation and Experimental Characterization of a Unified Memory Device with Two Floating-Gates....Pages 217-233
Back Matter....Pages -