دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1
نویسندگان: Prof. Dr. Ulrich Golze (auth.)
سری:
ISBN (شابک) : 9783642646508, 9783642610011
ناشر: Springer-Verlag Berlin Heidelberg
سال نشر: 1996
تعداد صفحات: 363
زبان: English
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود)
حجم فایل: 16 مگابایت
کلمات کلیدی مربوط به کتاب طراحی تراشه VLSI با زبان توصیف سخت افزار VERILOG: مقدمه ای بر اساس طراحی پردازنده RISC بزرگ: طراحی منطق، الکترونیک و میکروالکترونیک، ابزار دقیق
در صورت تبدیل فایل کتاب VLSI Chip Design with the Hardware Description Language VERILOG: An Introduction Based on a Large RISC Processor Design به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب طراحی تراشه VLSI با زبان توصیف سخت افزار VERILOG: مقدمه ای بر اساس طراحی پردازنده RISC بزرگ نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب طراحی مدرن تراشه های بزرگ را معرفی می کند. یک پردازنده قدرتمند RISC در محدوده یک SPARC با زبان توصیف سخت افزاری (HDL) مشخص می شود، به صورت سلسله مراتبی توسعه می یابد و در نهایت به عنوان یک مدل دروازه برای تولید به فروشنده سیلیکون LSI Logic ارسال می شود. پردازنده به دست آمده بر روی یک تراشه گیت آرایه نیمه سفارشی با بیش از 50000 گیت استفاده شده و بازدهی تا 40 MIPS روی تجهیزات تست خودکار و یک تخته آزمایش آزمایش می شود. این کتاب همچنین به طور کامل HDL VERILOG را معرفی می کند. دیسک همراه شامل بیش از 40 نمونه کوچک و متوسط قابل اجرا VERILOG، مدلهای پردازنده بزرگ و شبیهساز VERILOG VeriWell است که روی رایانه شخصی یا SPARC اجرا میشود.
This book introduces to modern design of large chips. A powerful RISC processor in the range of a SPARC is apecified in a hardware description language (HDL), it is developed hierarchically and is finally sent as a gate model to the silicon vendor LSI Logic for production. The resulting processor on a semi-custom gate-array chip with more than 50.000 used gates and an efficiency of up to 40 MIPS is tested on an automatic test equipment and a testboard. The book also introduces thoroughly to the HDL VERILOG. The included disk contains more than 40 small and medium sized executable VERILOG examples, the large processor models and the VERILOG simulator VeriWell running on PC or SPARC.
Front Matter....Pages i-xiv
Introduction....Pages 1-7
Design of VLSI Circuits....Pages 9-23
RISC Architectures....Pages 25-37
Short Introduction to VERILOG....Pages 39-46
External Specification of Behavior....Pages 47-71
Internal Specification of Coarse Structure....Pages 73-112
Pipeline of the Coarse Structure Model....Pages 113-161
Synthesis of Gate Model....Pages 163-203
Testing, Testability, Tester, and Testboard....Pages 205-245
Summary and Prospect....Pages 247-255
Front Matter....Pages 259-259
HDL Modeling with VERILOG....Pages 261-346
Back Matter....Pages 347-360