دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1
نویسندگان: Ethiopia Enideg Nigussie (auth.)
سری: Analog Circuits and Signal Processing
ISBN (شابک) : 1461401305, 9781461401308
ناشر: Springer-Verlag New York
سال نشر: 2012
تعداد صفحات: 177
زبان: English
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود)
حجم فایل: 16 مگابایت
در صورت تبدیل فایل کتاب Variation Tolerant On-Chip Interconnects به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب اتصالات روی تراشه با تحمل تنوع نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب تکنیکهای طراحی، تجزیه و تحلیل و پیادهسازی اتصالات درون تراشهای با کارایی بالا و کارآمد انرژی و تحمل تغییرات را ارائه میکند. با توجه به تغییر الگوی طراحی به طرحهای چند هستهای، اتصال محور و افزایش منابع تغییرپذیری و تأثیر آنها در فناوریهای زیر 100 نانومتر، این کتاب مرجع ارزشمندی برای هر کسی خواهد بود که به طراحی نسل بعدی با عملکرد بالا علاقه دارد. سیستم های الکترونیکی.
This book presents design techniques, analysis and implementation of high performance and power efficient, variation tolerant on-chip interconnects. Given the design paradigm shift to multi-core, interconnect-centric designs and the increase in sources of variability and their impact in sub-100nm technologies, this book will be an invaluable reference for anyone concerned with the design of next generation, high-performance electronics systems.
Front Matter....Pages i-xi
Introduction....Pages 1-10
Interconnect Design Techniques....Pages 11-23
On-Chip Wire Modeling....Pages 25-34
Design of Delay-Insensitive Current Sensing Interconnects....Pages 35-69
Enhancing Completion Detection Performance....Pages 71-91
Energy Efficient Semi-Serial Interconnect....Pages 93-117
Comparison of the Designed Interconnects....Pages 119-125
Circuit Techniques for PVT Variation Tolerance....Pages 127-156
Back Matter....Pages 157-170