دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Martin Daněk, Leoš Kafka, Lukáš Kohout, Jaroslav Sýkora, Roman Bartosinski (auth.) سری: ISBN (شابک) : 9781461424093, 9781461424109 ناشر: Springer-Verlag New York سال نشر: 2013 تعداد صفحات: 229 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 6 مگابایت
کلمات کلیدی مربوط به کتاب UTLEON3: کاوش چند رشته ای ریزدانه در FPGA: مدارها و سیستم ها، معماری پردازنده، الکترونیک و میکروالکترونیک، ابزار دقیق
در صورت تبدیل فایل کتاب UTLEON3: Exploring Fine-Grain Multi-Threading in FPGAs به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب UTLEON3: کاوش چند رشته ای ریزدانه در FPGA نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب مشخصات، ریزمعماری، پیادهسازی VHDL و ارزیابی یک CPU SPARC v8 با چند رشتهای دانهریز، به نام micro-threading را شرح میدهد. CPU که UTLEON3 نام دارد، یک پلتفرم جایگزین برای بررسی چند رشته ای CPU است که با بسته استاندارد صنعتی GRLIB سازگار است. ریزمعماری پردازنده به گونه ای طراحی شده است که به روشی کارآمد از طرح جریان داده بر روی یک پردازش خط لوله فون نویمان کلاسیک که در پردازنده های رایج استفاده می شود، ترسیم کند، در حالی که سازگاری باینری کامل با برنامه های قدیمی موجود را حفظ می کند.
This book describes a specification, microarchitecture, VHDL implementation and evaluation of a SPARC v8 CPU with fine-grain multi-threading, called micro-threading. The CPU, named UTLEON3, is an alternative platform for exploring CPU multi-threading that is compatible with the industry-standard GRLIB package. The processor microarchitecture was designed to map in an efficient way the data-flow scheme on a classical von Neumann pipelined processing used in common processors, while retaining full binary compatibility with existing legacy programs.
Front Matter....Pages i-xviii
Front Matter....Pages 1-1
Introduction....Pages 3-7
The LEON3 Processor....Pages 9-14
Microthreaded Extensions....Pages 15-43
The Basic UTLEON3 Architecture....Pages 45-66
UTLEON3 Programming by Example....Pages 67-77
Front Matter....Pages 79-79
UTLEON3 Implementation Details....Pages 81-109
Execution Efficiency of the Microthreaded Pipeline....Pages 111-126
Hardware Families of Threads....Pages 127-158
I/O and Interrupt Handling in the Microthreaded Mode....Pages 159-172
Back Matter....Pages 173-219