دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1st ed. نویسندگان: Eduardo H. M. Cruz, Matthias Diener, Philippe O. A. Navaux سری: SpringerBriefs in Computer Science ISBN (شابک) : 9783319910734, 9783319910741 ناشر: Springer International Publishing سال نشر: 2018 تعداد صفحات: 61 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 2 مگابایت
کلمات کلیدی مربوط به کتاب نگاشت نخ و داده برای سیستم های چند هسته ای: علوم کامپیوتر، سخت افزار کامپیوتر، مهندسی نرم افزار/برنامه نویسی و سیستم عامل
در صورت تبدیل فایل کتاب Thread and Data Mapping for Multicore Systems به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب نگاشت نخ و داده برای سیستم های چند هسته ای نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب مطالعهای را در مورد چگونگی استفاده از تکنیکهای
نگاشت رشته و داده برای بهبود عملکرد معماریهای چند هستهای
ارائه میکند.
این کتاب توضیح میدهد که چگونه سلسله مراتب حافظه دسترسی
غیریکنواخت به حافظه را معرفی میکند و چگونه میتوان از
نقشهبرداری استفاده کرد. برای کاهش تأخیر دسترسی به حافظه در
معماریهای سختافزاری فعلی.
در بخش نرمافزار، این کتاب ویژگیهای موجود در برنامههای
موازی را که توسط تکنیکهای نقشهبرداری برای بهبود دسترسی به
حافظه استفاده میشوند، توصیف میکند.
چندین پیشرفتهتر روش ها تجزیه و تحلیل می شوند و مزایا و معایب
هر یک شناسایی می شوند.
This book presents a study on how thread and data mapping
techniques can be used to improve the performance of
multi-core architectures.
It describes how the memory hierarchy introduces non-uniform
memory access, and how mapping can be used to reduce the
memory access latency in current hardware
architectures.
On the software side, this book describes the characteristics
present in parallel applications that are used by mapping
techniques to improve memory access.
Several state-of-the-art methods are analyzed, and the
benefits and drawbacks of each one are identified.
Front Matter ....Pages i-ix
Introduction (Eduardo H. M. Cruz, Matthias Diener, Philippe O. A. Navaux)....Pages 1-8
Sharing-Aware Mapping and Parallel Architectures (Eduardo H. M. Cruz, Matthias Diener, Philippe O. A. Navaux)....Pages 9-17
Sharing-Aware Mapping and Parallel Applications (Eduardo H. M. Cruz, Matthias Diener, Philippe O. A. Navaux)....Pages 19-34
State-of-the-Art Sharing-Aware Mapping Methods (Eduardo H. M. Cruz, Matthias Diener, Philippe O. A. Navaux)....Pages 35-48
Conclusions (Eduardo H. M. Cruz, Matthias Diener, Philippe O. A. Navaux)....Pages 49-49
Back Matter ....Pages 51-54