دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Egon Hörbst, Gerd Sandweg, Stefan Wallstab (auth.), Randal Bryant (eds.) سری: ISBN (شابک) : 9783540123699, 9783642954320 ناشر: Springer-Verlag Berlin Heidelberg سال نشر: 1983 تعداد صفحات: 434 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 17 مگابایت
کلمات کلیدی مربوط به کتاب سومین کنفرانس کلتک در مورد ادغام در مقیاس بسیار بزرگ: الکترونیک و میکروالکترونیک، ابزار دقیق
در صورت تبدیل فایل کتاب Third Caltech Conference on Very Large Scale Integration به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب سومین کنفرانس کلتک در مورد ادغام در مقیاس بسیار بزرگ نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
مقالات این کتاب در سومین کنفرانس کلتک در مورد ادغام در مقیاس بسیار بزرگ، که در 21 تا 23 مارس 1983 در پاسادنا، کالیفرنیا برگزار شد، ارائه شد. این کنفرانس توسط بخش علوم کامپیوتر، موسسه فناوری کالیفرنیا سازماندهی شد و تا حدی توسط پروژه ساختارهای سیلیکونی Caltech حمایت شد. این کنفرانس بر روی نقش روششناسی سیستماتیک، مدلهای نظری و الگوریتمها در تمام مراحل طراحی، تأیید و آزمایش مدارهای مجتمع در مقیاس بسیار بزرگ متمرکز بود. نیاز به چنین رشته هایی در نتیجه پیشرفت سریع فناوری مدارهای مجتمع در 10 سال گذشته پدید آمده است. این پیشرفت عمدتاً توسط فناوری ساخت انجام شده است که توانایی تولید سیستمهای الکترونیکی بسیار پیچیده را با اطمینان و با هزینه کم فراهم میکند. در این مرحله، توانایی تولید مدارهای مجتمع در مقیاس بسیار بزرگ از توانایی ما برای توسعه سریع، قابل اعتماد و با هزینه معقول طرحهای محصول جدید فراتر رفته است. در نتیجه طرحهای جدید تنها در صورتی انجام میشوند که حجم تولید به اندازهای باشد که هزینههای طراحی بالا را از بین ببرد، محصولات برای اولین بار پس از تاریخ تحویل اعلامشدهشان در بازار ظاهر میشوند، و دستورالعملهای مرجع باید برای مستندسازی نقصهای طراحی اصلاح شوند. تحقیقات اخیر در دانشگاه ها و صنعت خصوصی، علم نوظهوری را با یکپارچگی در مقیاس بسیار بزرگ ایجاد کرده است.
The papers in this book were presented at the Third Caltech Conference on Very Large Scale Integration, held March 21-23, 1983 in Pasadena, California. The conference was organized by the Computer Science Depart ment, California Institute of Technology, and was partly supported by the Caltech Silicon Structures Project. This conference focused on the role of systematic methodologies, theoretical models, and algorithms in all phases of the design, verification, and testing of very large scale integrated circuits. The need for such disciplines has arisen as a result of the rapid progress of integrated circuit technology over the past 10 years. This progress has been driven largely by the fabrica tion technology, providing the capability to manufacture very complex elec tronic systems reliably and at low cost. At this point the capability to manufac ture very large scale integrated circuits has exceeded our capability to develop new product designs quickly, reliably, and at a reasonable cost. As a result new designs are undertaken only if the production volume will be large enough to amortize high design costs, products first appear on the market well past their announced delivery date, and reference manuals must be amended to document design flaws. Recent research in universities and in private industry has created an emerg ing science of very large scale integration.
Front Matter....Pages i-xii
Front Matter....Pages xiii-xiii
Practical Experience With VLSI Methodology....Pages 1-13
CAPRI: A Design Methodology and a Silicon Compiler for VLSI Circuits Specified by Algorithms....Pages 15-31
Design of a High Performance VLSI Processor....Pages 33-54
Fundamental Issues in the Electrical Design of VLSI Circuits....Pages 55-55
Front Matter....Pages N3-N3
Crystal: A Timing Analyzer for nMOS VLSI Circuits....Pages 57-69
TV: An nMOS Timing Analyzer....Pages 71-85
Optimizing Synchronous Circuitry by Retiming (Preliminary Version)....Pages 87-116
Front Matter....Pages N5-N5
A New Channel Routing Algorithm....Pages 117-139
River Routing: Methodology and Analysis....Pages 141-163
Area and Delay Penalties in Restructurable Wafer-Scale Arrays....Pages 165-184
Front Matter....Pages N7-N7
Verification of VLSI Designs....Pages 185-206
A Hierarchical Simulator Based on Formal Semantics....Pages 207-223
Trace Theory and the Definition of Hierarchical Components....Pages 225-239
Deriving Circuits from Programs....Pages 241-256
Front Matter....Pages N9-N9
Self-Timed IC Design with PPL’s....Pages 257-274
A Self-Timed Static RAM....Pages 275-285
Design of the PSC: A Programmable Systolic Chip....Pages 287-302
Front Matter....Pages N11-N11
The VLSI Design of a Reed-Solomon Encoder Using Berlekamp’s Bit-Serial Multiplier Algorithm....Pages 303-329
A VLSI Chess Legal Move Generator....Pages 331-350
New VLSI Architectures with Reduced Hardware....Pages 351-377
Front Matter....Pages N13-N13
Dumbo, A Schematic-to-Layout Compiler....Pages 379-393
Macrocell Design for Concurrent Signal Processing....Pages 395-412
A Case Study of the F.I.R.S.T. Silicon Compiler....Pages 413-430