دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1
نویسندگان: David Ricketts. John A. McNeill (auth.)
سری: The Designer's Guide Book Series
ISBN (شابک) : 9780387765266, 9780387765280
ناشر: Springer US
سال نشر: 2009
تعداد صفحات: 291
زبان: English
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود)
حجم فایل: 57 مگابایت
کلمات کلیدی مربوط به کتاب راهنمای طراح برای لرزش در نوسانگرهای حلقه: مهندسی برق، مدارها و سیستم ها
در صورت تبدیل فایل کتاب The Designer's Guide to Jitter in Ring Oscillators به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب راهنمای طراح برای لرزش در نوسانگرهای حلقه نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
راهنمای طراح برای Jitter در نوسانگرهای حلقه اطلاعاتی را برای مهندسین در مورد طراحی نوسانگرهای کنترل شده با ولتاژ (VCO) و حلقههای قفل فاز (PLL) برای برنامههای کاربردی با لرزش کم مانند ارتباطات داده سریال ارائه میکند. و سنتز ساعت این ماده به صورت واضح و شهودی در سطح سیستم و سطح مدار ارائه شده است تا به طراحان کمک کند تا درک خود را از منابع اصلی نویز بهبود بخشند و مدارهای با لرزش کم را در محدوده قدرت، منطقه و محدودیتهای فرآیند طراحی کنند تا عملکرد نهایی نیازهای سطح سیستم را برآورده کند. .
در سطح سیستم، نویسندگان روشهای مختلف اندازهگیری لرزش را برای توصیف عدم قطعیت حوزه زمانی توصیف و مشخص میکنند. اگرچه تاکید بر معیارهای حوزه زمان عملکرد نوسانگر است، یک روش ساده برای ترجمه عملکرد به مقیاسهای حوزه فرکانس (نویز فاز) نیز گنجانده شده است.
در سطح مدار، نویسندگان تکنیکهایی را برای طراحی عناصر تأخیر با لرزش کم برای استفاده در نوسانگرهای حلقه، و همچنین مرتبط کردن ویژگیهای سطح مدار به عملکرد سطح سیستم، شامل میشوند. نویسندگان یک طرح طبقه بندی برای مراحل تاخیر را مورد بحث قرار می دهند تا به انتخاب طراح با توجه به نوع سیگنال (تک پایان در مقابل دیفرانسیل)، فرمت خروجی (تک فاز در مقابل چند فاز)، و روش تنظیم کمک کند. عبارات ریاضی ساده ای توسعه داده شده اند که معاوضه نویز-توان را برای هر نوع مرحله توصیف می کند، بنابراین طراح می تواند به سرعت اتلاف توان لازم برای دستیابی به سطح دلخواه از لرزش را تخمین بزند.
راهنمای طراح برای جیتر in Ring Oscillators منبعی عالی برای مهندسان و محققان علاقه مند به نوسانگرهای جیتر و حلقه و کاربرد آنها در سیستم های ارتباطی است.
The Designer’s Guide to Jitter in Ring Oscillators provides information for engineers on designing voltage controlled oscillators (VCOs) and phase-locked loops (PLLs) for low jitter applications such as serial data communication and clock synthesis. The material is presented in a clear, intuitive fashion at both the system level and the circuit level to help designers improve their understanding of fundamental noise sources and design low jitter circuitry within power, area, and process constraints so that ultimate performance meets system level requirements.
At the system level, the authors describe and specify different methods of measuring jitter to characterize time domain uncertainty. Although the emphasis is on time-domain measures of oscillator performance, a simple method of translating performance to frequency domain (phase noise) measures is also included.
At the circuit level, the authors include techniques for design of low jitter delay elements for use in ring oscillators, as well as relating the circuit-level characteristics to system-level performance. The authors discuss a classification scheme for delay stages to help guide the designer’s choice with regard to signal type (single-ended vs. differential), output format (single phase vs. multiple phase), and tuning method. Simple mathematical expressions are developed describing the noise-power tradeoffs for each type of stage, so the designer can quickly estimate the power dissipation required to achieve a desired level of jitter.
The Designer’s Guide to Jitter in Ring Oscillators is an excellent resource for engineers and researchers interested in jitter and ring oscillators and their application in communication systems.
Front Matter....Pages 1-18
Introduction to oscillator jitter....Pages 1-11
Classification of ring oscillators....Pages 13-34
Phase-Locked Loop System Concepts....Pages 35-68
Overview of Noise Analysis Fundamentals....Pages 69-100
Measurement Techniques....Pages 101-128
Analysis of jitter in ring oscillators....Pages 129-160
Sources of jitter in ring oscillators....Pages 161-229
Design methodology....Pages 231-237
Low jitter VCO design examples....Pages 239-264
Back Matter....Pages 265-276