دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: P. Lamaty, B. Mazar, D. Demigny, L. Kessal, M. Karabernou (auth.), Prof. Michel Robert, Prof. Bruno Rouzeyre, Prof. Christian Piguet, Dr. Marie-Lise Flottes (eds.) سری: IFIP — The International Federation for Information Processing 90 ISBN (شابک) : 9781475765304, 9780387355979 ناشر: Springer US سال نشر: 2002 تعداد صفحات: 487 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 14 مگابایت
در صورت ایرانی بودن نویسنده امکان دانلود وجود ندارد و مبلغ عودت داده خواهد شد
کلمات کلیدی مربوط به کتاب روشهای طراحی SOC: یازدهمین کنفرانس بین المللی IFIP TC10 / WG10.5 در مورد ادغام مقیاس بسیار بزرگ سیستمهای روی تراشه (VLSI-SOC’01) 3 تا 5 دسامبر 2001 ، مونپلیه ، فرانسه: مدارها و سیستم ها، مهندسی برق، پردازش تصویر و بینایی کامپیوتر، طراحی مهندسی، مهندسی به کمک کامپیوتر (CAD، CAE) و طراحی
در صورت تبدیل فایل کتاب SOC Design Methodologies: IFIP TC10 / WG10.5 Eleventh International Conference on Very Large Scale Integration of Systems-on-Chip (VLSI-SOC’01) December 3–5, 2001, Montpellier, France به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب روشهای طراحی SOC: یازدهمین کنفرانس بین المللی IFIP TC10 / WG10.5 در مورد ادغام مقیاس بسیار بزرگ سیستمهای روی تراشه (VLSI-SOC’01) 3 تا 5 دسامبر 2001 ، مونپلیه ، فرانسه نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
یازدهمین کنفرانس بین المللی IFIP در مورد ادغام در مقیاس بسیار بزرگ، در مونپلیه، فرانسه، 3-5 دسامبر 2001، موفقیت بزرگی بود. تمرکز اصلی بر روی هسته های IP، مدارها و طراحی ها و برنامه های سیستم و همچنین روش های طراحی SOC و CAD بود. این کتاب حاوی بهترین مقالات (39 در میان 70) است که در طول کنفرانس ارائه شده است. این مقالات به تمام جنبه های مهم برای طراحی سیستم های یکپارچه فعلی و آینده می پردازند. طراحی سیستم روی تراشه (SOC) امروزه یک چالش بزرگ برای طراحان است، زیرا یک SOC ممکن است دارای بلوک های بسیار متفاوتی باشد، مانند میکروکنترلرها، DSP ها، حافظه هایی از جمله DRAM تعبیه شده، آنالوگ، FPGA، قسمت های جلویی RF برای ارتباطات بی سیم و حسگرهای یکپارچه. طراحی کامل چنین تراشههایی، در فناوریهای زیر میکرون بسیار عمیق تا 0.13 میلیمتر، با چند صد میلیون ترانزیستور، که با ولتاژ کمتر از 1 ولت عرضه میشوند، کاری بسیار چالش برانگیز است، اگر طراحی، تأیید، اشکال زدایی و آزمایش صنعتی در نظر گرفته شود. انقلاب میکروالکترونیک بسیار جذاب است. 55 سال پیش، در اواخر سال 1947، ترانزیستور اختراع شد، و همه میدانند که توسط ویلیام شاکلی، جان باردین و والتر اچ. براتین، آزمایشگاههای تلفن بل، که در سال 1956 جایزه نوبل فیزیک را دریافت کردند، بود. احتمالاً همه فکر میکنند که بلافاصله به عنوان یک اختراع بزرگ شناخته شد.
The 11 th IFIP International Conference on Very Large Scale Integration, in Montpellier, France, December 3-5,2001, was a great success. The main focus was about IP Cores, Circuits and System Designs & Applications as well as SOC Design Methods and CAD. This book contains the best papers (39 among 70) that have been presented during the conference. Those papers deal with all aspects of importance for the design of the current and future integrated systems. System on Chip (SOC) design is today a big challenge for designers, as a SOC may contain very different blocks, such as microcontrollers, DSPs, memories including embedded DRAM, analog, FPGA, RF front-ends for wireless communications and integrated sensors. The complete design of such chips, in very deep submicron technologies down to 0.13 mm, with several hundreds of millions of transistors, supplied at less than 1 Volt, is a very challenging task if design, verification, debug and industrial test are considered. The microelectronic revolution is fascinating; 55 years ago, in late 1947, the transistor was invented, and everybody knows that it was by William Shockley, John Bardeen and Walter H. Brattein, Bell Telephone Laboratories, which received the Nobel Prize in Physics in 1956. Probably, everybody thinks that it was recognized immediately as a major invention.
Front Matter....Pages i-1
Two ASIC for Low and Middle Levels of Real Time Image Processing....Pages 3-14
64 × 64 Pixels General Purpose Digital Vision Chip....Pages 15-26
A vision system on chip for industrial control....Pages 27-38
Fast Recursive Implementation of the Gaussian Filter....Pages 39-49
A Dynamically Reconfigurable Architecture for Low-Power Multimedia Terminals....Pages 51-62
Dynamically Reconfigurable Architectures for Digital Signal Processing Applications....Pages 63-74
Reconfigurable Architecture Using High Speed FPGA....Pages 75-86
Design Technology for Systems-on-Chip....Pages 87-96
Distributed Collaborative Design over Cave2 Framework....Pages 97-108
High Performance Java Hardware Engine and Software Kernel for Embedded Systems....Pages 109-120
An Object-Oriented Methodology for Modeling the Precise Behavior of Processor Architectures....Pages 121-132
Interconnect Capacitance Modelling in a VDSM CMOS Technology....Pages 133-144
Abstract Communication Model and Automatic Interface generation for IP integration in Hardware/Software Co-design....Pages 145-156
An Evolutionary Approach for Pareto-optimal Configurations in SOC Platforms....Pages 157-168
Design of a Branch-Based Carry-Select Adder IP Portable in 0.25 µ m Bulk and Silicon-On-Insulator CMOS Technologies....Pages 169-180
A Standardized Co-simulation Backbone....Pages 181-192
Automatic Code-Transformation and Architecture Refinement for Application-Specific Multiprocessor SoCs with Shared Memory....Pages 193-204
Modeling Power Dynamics for an Embedded DSP Processor Core....Pages 205-216
Power Consumption Model for the DSP OAK Processor....Pages 217-228
Integration of Robustness in the Design of a Cell....Pages 229-239
Impact of Technology Spreading on MEMS design Robustness....Pages 241-251
A New Efficient VLSI Architecture for Full Search Block Matching Motion Estimation....Pages 253-264
Design Considerations of a Low-Complexity, Low-Power Integer Turbo Decoder....Pages 265-276
Low-Voltage Embedded-RAM Technology: Present and Future....Pages 277-288
Low-Voltage 0.25 µm CMOS Improved Power Adaptive Issue Queue For Embedded Microprocessors....Pages 289-300
Gate sizing for low power design....Pages 301-312
Modeling and design of asynchronous priority arbiters for on-chip communication systems....Pages 313-324
Feasible delay bound definition....Pages 325-335
CMOS Mixed-signal Circuits Design on a Digital Array Using Minimum Transistors....Pages 337-347
A VHDL-AMS Case Study....Pages 349-360
Speeding Up Verification of RTL Designs by Computing One-to-One Abstractions with Reduced Signal Widths....Pages 361-374
Functional Test Generation Using Constraint Logic Programming....Pages 375-387
An Industrial Approach to Core-Based System Chip Testing....Pages 389-400
Power-constrained Test Scheduling for SoCs under a “no session” scheme....Pages 401-412
Random Adjacent Sequences....Pages 413-424
On-chip generator of a saw-tooth test stimulus for ADC BIST....Pages 425-436
Built-in test of analog non-linear circuits in a SOC environment....Pages 437-448
Design of a Fast CMOS APS Imager for High Speed Laser Detections....Pages 449-460
Noise optimisation of a piezoresistive CMOS MEMS for magnetic field sensing....Pages 461-472
Back Matter....Pages 473-477