دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
دسته بندی: برنامه نویسی: زبانهای مدل سازی ویرایش: نویسندگان: Pong P. Chu سری: ISBN (شابک) : 9780471720928, 0471720925 ناشر: Wiley-IEEE Press سال نشر: 2006 تعداد صفحات: 696 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 34 مگابایت
کلمات کلیدی مربوط به کتاب طراحی سخت افزار RTL با استفاده از VHDL: کدگذاری برای کارایی ، قابلیت حمل و مقیاس پذیری: کتابخانه، ادبیات کامپیوتر، زبان های توصیف سخت افزار (HDL)، VHDL
در صورت تبدیل فایل کتاب RTL Hardware Design Using VHDL: Coding for Efficiency, Portability, and Scalability به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب طراحی سخت افزار RTL با استفاده از VHDL: کدگذاری برای کارایی ، قابلیت حمل و مقیاس پذیری نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
مهارتها و راهنماییهای لازم برای تسلط بر طراحی سختافزار RTL این کتاب به خوانندگان میآموزد که چگونه مدارهای دیجیتالی کارآمد، قابل حمل و مقیاسپذیر سطح انتقال ثبت (RTL) را با استفاده از زبان توصیف سختافزار VHDL و نرمافزار ترکیبی طراحی کنند. این کتاب با تمرکز بر طراحی سطح ماژول، که از واحدهای عملکردی، مدار مسیریابی و ذخیره سازی تشکیل شده است، رابطه بین ساختارهای VHDL و اجزای سخت افزاری زیرین را نشان می دهد و نحوه توسعه کدهایی را نشان می دهد که به طور صادقانه طراحی سطح ماژول را منعکس می کند. چندین ویژگی منحصر به فرد این کتاب را متمایز می کند:* سبک کدنویسی که رابطه واضحی بین ساختارهای VHDL و اجزای سخت افزاری را نشان می دهد * نمودارهای مفهومی که تحقق کدهای VHDL را نشان می دهد * تاکید بر استفاده مجدد از کد * عملی نمونههایی که مفاهیم، رویهها و تکنیکهای طراحی را نشان میدهند و تقویت میکنند * دو فصل در مورد تحقق الگوریتمهای متوالی در سختافزار * دو فصل در مورد طرحهای مقیاسپذیر و پارامتری شده و کدگذاری * یک فصل همگامسازی و رابط بین حوزههای ساعت چندگانه را پوشش میدهد، اگرچه تمرکز کتاب RTL است. سنتز، همچنین وظیفه سنتز را از منظر بررسی می کند از روند کلی توسعه خوانندگان شیوهها و دستورالعملهای طراحی خوب را یاد میگیرند تا اطمینان حاصل کنند که طراحی RTL میتواند نیازهای شبیهسازی، تأیید و آزمایش آینده را برآورده کند و به راحتی در یک سیستم بزرگتر گنجانده شود یا دوباره مورد استفاده قرار گیرد. بحث مستقل از فناوری است و میتواند برای هر دو دستگاه ASIC و FPGA اعمال شود. با ارائه متعادل اصول و مثالهای عملی، این کتاب درسی عالی برای دورههای کارشناسی ارشد یا کارشناسی ارشد در منطق دیجیتال پیشرفته است. مهندسانی که نیاز به استفاده موثر از نرم افزار سنتز امروزی و دستگاه های FPGA دارند نیز باید به این کتاب مراجعه کنند.
The skills and guidance needed to master RTL hardware designThis book teaches readers how to systematically design efficient, portable, and scalable Register Transfer Level (RTL) digital circuits using the VHDL hardware description language and synthesis software. Focusing on the module-level design, which is composed of functional units, routing circuit, and storage, the book illustrates the relationship between the VHDL constructs and the underlying hardware components, and shows how to develop codes that faithfully reflect the module-level design and can be synthesized into efficient gate-level implementation.Several unique features distinguish the book:* Coding style that shows a clear relationship between VHDL constructs and hardware components* Conceptual diagrams that illustrate the realization of VHDL codes* Emphasis on the code reuse* Practical examples that demonstrate and reinforce design concepts, procedures, and techniques* Two chapters on realizing sequential algorithms in hardware* Two chapters on scalable and parameterized designs and coding* One chapter covering the synchronization and interface between multiple clock domainsAlthough the focus of the book is RTL synthesis, it also examines the synthesis task from the perspective of the overall development process. Readers learn good design practices and guidelines to ensure that an RTL design can accommodate future simulation, verification, and testing needs, and can be easily incorporated into a larger system or reused. Discussion is independent of technology and can be applied to both ASIC and FPGA devices.With a balanced presentation of fundamentals and practical examples, this is an excellent textbook for upper-level undergraduate or graduate courses in advanced digital logic. Engineers who need to make effective use of today's synthesis software and FPGA devices should also refer to this book.