دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Masoud Danashtalab, Maurizio Palesi (auth.), Maurizio Palesi, Masoud Daneshtalab (eds.) سری: ISBN (شابک) : 9781461482734, 9781461482741 ناشر: Springer-Verlag New York سال نشر: 2014 تعداد صفحات: 411 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 12 مگابایت
در صورت ایرانی بودن نویسنده امکان دانلود وجود ندارد و مبلغ عودت داده خواهد شد
کلمات کلیدی مربوط به کتاب الگوریتم های مسیریابی در شبکه های روی تراشه: مدارها و سیستم ها، معماری پردازنده، الکترونیک و میکروالکترونیک، ابزار دقیق
در صورت تبدیل فایل کتاب Routing Algorithms in Networks-on-Chip به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب الگوریتم های مسیریابی در شبکه های روی تراشه نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب یک مرجع تک منبعی به الگوریتمهای مسیریابی برای شبکههای روی تراشه (NoCs) و همچنین بحثهای عمیق درباره راهحلهای پیشرفته اعمال شده برای نسل فعلی و بعدی، بسیاری از سیستمهای روی تراشه (SoC) مبتنی بر NoC ارائه میدهد. پس از مقدمهای مقدماتی بر پارادایم و معماریهای طراحی NoC، الگوریتمهای مسیریابی برای معماریهای NoC در تمام سطوح انتزاعی، از سطح الگوریتمی تا اجرای واقعی، ارائه و مورد بحث قرار میگیرند. پوشش بر نقشی که توسط الگوریتم مسیریابی ایفا میکند تأکید میکند و حول مشکلات کلیدی که بر روی نسل فعلی و نسل بعدی SoCهای چند هستهای تأثیر میگذارند، سازماندهی شده است. مجموعهای از الگوریتمهای مسیریابی گنجانده شدهاند که بهطور خاص برای رسیدگی به مسائل کلیدی که طراحان در عصر زیر میکرون فوقعمیق (UDSM) با آن مواجه هستند، از جمله بهبود عملکرد، مسائل مربوط به قدرت، انرژی و حرارت، تحمل خطا و قابلیت اطمینان طراحی شدهاند.
This book provides a single-source reference to routing algorithms for Networks-on-Chip (NoCs), as well as in-depth discussions of advanced solutions applied to current and next generation, many core NoC-based Systems-on-Chip (SoCs). After a basic introduction to the NoC design paradigm and architectures, routing algorithms for NoC architectures are presented and discussed at all abstraction levels, from the algorithmic level to actual implementation. Coverage emphasizes the role played by the routing algorithm and is organized around key problems affecting current and next generation, many-core SoCs. A selection of routing algorithms is included, specifically designed to address key issues faced by designers in the ultra-deep sub-micron (UDSM) era, including performance improvement, power, energy, and thermal issues, fault tolerance and reliability.
Front Matter....Pages i-xiv
Basic Concepts on On-Chip Networks....Pages 1-18
Front Matter....Pages 19-19
A Heuristic Framework for Designing and Exploring Deterministic Routing Algorithm for NoCs....Pages 21-39
Run-Time Deadlock Detection....Pages 41-68
The Abacus Turn Model....Pages 69-103
Learning-Based Routing Algorithms for On-Chip Networks....Pages 105-125
Front Matter....Pages 127-127
Efficient and Deadlock-Free Tree-Based Multicast Routing Methods for Networks-on-Chip (NoC)....Pages 129-159
Path-Based Multicast Routing for 2D and 3D Mesh Networks....Pages 161-189
Front Matter....Pages 191-191
Fault-Tolerant Routing Algorithms in Networks On-Chip....Pages 193-210
Reliable and Adaptive Routing Algorithms for 2D and 3D Networks-on-Chip....Pages 211-237
Front Matter....Pages 239-239
Bufferless and Minimally-Buffered Deflection Routing....Pages 241-275
A Thermal Aware Routing Algorithm for Application-Specific Network-on-Chip....Pages 277-304
Front Matter....Pages 305-305
Traffic- and Thermal-Aware Routing Algorithms for 3D Network-on-Chip (3D NoC) Systems....Pages 307-338
Scalable Architecture for All-Optical Wavelength-Routed Networks-on-Chip....Pages 339-375
Front Matter....Pages 377-377
On Chip Network Routing for Tera-Scale Architectures....Pages 379-410