دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: Quartus II ed نویسندگان: James O. Hamblen, Tyson S. Hall, Michael D. Furman سری: ISBN (شابک) : 0387277285, 9780387289656 ناشر: Springer سال نشر: 2006 تعداد صفحات: 369 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 24 مگابایت
در صورت تبدیل فایل کتاب Rapid prototyping of digital systems به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب نمونه سازی سریع از سیستم های دیجیتال نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
نمونه سازی سریع سیستم های دیجیتال: نسخه Quartus II یک جزء آزمایشگاهی هیجان انگیز و چالش برانگیز برای دوره های کارشناسی منطق دیجیتال و طراحی کامپیوتر با استفاده از FPGA و ابزارهای CAD برای شبیه سازی و پیاده سازی سخت افزار ارائه می دهد. موضوعات و تمرین های پیشرفته تر نیز این متن را برای دوره های سطح بالای منطق دیجیتال، منطق قابل برنامه ریزی و سیستم های تعبیه شده مفید می کند. این نسخه جدید از پرکاربرد نمونه سازی سریع سیستم های دیجیتال، نسخه دوم، اکنون از ابزار جدید Quartus II CAD Altera استفاده می کند و شامل پروژه های آزمایشگاهی برای UP 2 Altera و برد جدید UP 3 FPGA است. پروژه های آزمایشگاهی دانشجویی ارائه شده در CD-ROM کتاب شامل گرافیک ویدئویی و متن، ورودی ماوس و صفحه کلید و سه طرح کامپیوتری است.
نمونه اولیه سریع سیستم های دیجیتال: نسخه Quartus II
شامل چهار آموزش در مورد محیط ابزار Altera Quartus II و NIOS II، مروری بر منطق قابل برنامه ریزی و هسته های IP با چندین عملکرد ورودی و خروجی آسان برای استفاده است. این ویژگی ها برای کمک به دانش آموزان برای شروع سریع ایجاد شده است. نمونههای طراحی اولیه از تصویربرداری شماتیک و هستههای IP توسعهیافته برای بردهای Altera UP FPGA استفاده میکنند. VHDL برای طراحی های پیچیده تر پس از مقدمه ای کوتاه بر سنتز مبتنی بر VHDL استفاده می شود. نسخه جدید این نسخه مروری بر فناوری سیستم روی یک تراشه قابل برنامهریزی (SOPC) و نمونههای طراحی SOPC برای UP3 با استفاده از سختافزار جدید Altera NIOS II Processor و ابزارهای توسعه نرمافزار C است. مجموعه کاملی از ابزارهای FPGA CAD Altera در CD-ROM کتاب گنجانده شده است.
Rapid Prototyping of Digital Systems: Quartus II Edition provides an exciting and challenging laboratory component for undergraduate digital logic and computer design courses using FPGAs and CAD tools for simulation and hardware implementation. The more advanced topics and exercises also make this text useful for upper level courses in digital logic, programmable logic, and embedded systems. This new version of the widely used Rapid Prototyping of Digital Systems, Second Edition, now uses Altera's new Quartus II CAD tool and includes laboratory projects for Altera's UP 2 and the new UP 3 FPGA board. Student laboratory projects provided on the book's CD-ROM include video graphics and text, mouse and keyboard input, and three computer designs.
Rapid Prototyping of Digital Systems: Quartus II Edition includes four tutorials on the Altera Quartus II and NIOS II tool environment, an overview of programmable logic, and IP cores with several easy-to-use input and output functions. These features were developed to help students get started quickly. Early design examples use schematic capture and IP cores developed for the Altera UP FPGA boards. VHDL is used for more complex designs after a short introduction to VHDL-based synthesis. New to this edition is an overview of System-on-a-Programmable Chip (SOPC) technology and SOPC design examples for the UP3 using Altera's new NIOS II Processor hardware and C software development tools. A full set of Altera's FPGA CAD tools is included on the book's CD-ROM.
Tutorial I: The 15-Minute Design....Pages 1-34
The Altera UP 3 Board....Pages 35-41
Programmable Logic Technology....Pages 43-59
Tutorial II: Sequential Design and Hierarchy....Pages 61-72
UP3core Library Functions....Pages 73-85
Using VHDL for Synthesis of Digital Hardware....Pages 87-109
Using Verilog for Synthesis of Digital Hardware....Pages 111-127
State Machine Design: The Electric Train Controller....Pages 129-145
A Simple Computer Design: The µP 3....Pages 147-165
VGA Video Display Generation....Pages 167-186
Interfacing to the PS/2 Keyboard and Mouse....Pages 187-203
Legacy Digital I/O Interfacing Standards....Pages 205-213
UP 3 Robotics Projects....Pages 215-253
A RISC Design: Synthesis of the MIPS Processor Core....Pages 255-280
Introducing System-on-a-Programmable-Chip....Pages 281-291
Tutorial III: Nios II Processor Software Development....Pages 293-321
Tutorial IV: Nios II Processor Hardware Design....Pages 323-343