دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش:
نویسندگان: Szefer. Jakub
سری: Synthesis lectures on computer architecture 45
ISBN (شابک) : 9781681730011, 1681730014
ناشر: Morgan and Claypool
سال نشر: 2019
تعداد صفحات: 175
زبان: English
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود)
حجم فایل: 3 مگابایت
کلمات کلیدی مربوط به کتاب اصول طراحی معماری امن پردازنده: کامپیوتر، کامپیوتر -- امنیت
در صورت تبدیل فایل کتاب Principles of secure processor architecture design به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب اصول طراحی معماری امن پردازنده نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
با افزایش علاقه به امنیت رایانه و حفاظت از کدها و دادههایی که روی رایانههای کالایی اجرا میشوند، میزان ویژگیهای امنیتی سختافزار در پردازندههای امروزی در سالهای اخیر به طور قابل توجهی افزایش یافته است. ویژگیهای امنیتی داخل پردازندهها دیگر تنها به علایق آکادمیک نمیپردازند، با تعدادی از معماریهای پردازندههای امن تجاری که امروزه در دسترس هستند. هدف این کتاب این است که به خوانندگان بینش هایی در مورد اصول طراحی معماری های پردازنده امن دانشگاهی و تجاری بدهد. تحقیقات معماری امن پردازنده به کاوش و طراحی ویژگیهای سختافزاری درون پردازندههای کامپیوتری میپردازد، ویژگیهایی که میتوانند به محافظت از محرمانه بودن و یکپارچگی کد و دادههای اجرا شده بر روی پردازنده کمک کنند. بر خلاف تحقیقات معماری پردازنده سنتی که بر عملکرد، کارایی و انرژی به عنوان اهداف طراحی مرتبه اول تمرکز دارد، طراحی معماری پردازنده ایمن امنیت را به عنوان هدف طراحی مرتبه اول دارد (در حالی که بقیه موارد را به عنوان جنبه های مهم طراحی که باید در نظر گرفته شوند حفظ می کند. ). هدف این کتاب ارائه چالش های مختلف طراحی معماری پردازنده ایمن به دانشجویان فارغ التحصیل علاقه مند به تحقیق در زمینه معماری و امنیت سخت افزار و معماران کامپیوتر شاغل در صنعت است که علاقه مند به افزودن ویژگی های امنیتی به طرح های خود هستند. هدف آن آموزش خوانندگان در مورد چگونگی حل چالشهای مختلف در گذشته و بهترین شیوهها، یعنی اصول، برای طراحی معماریهای جدید پردازنده امن است. بر اساس بررسی دقیق کارهای گذشته توسط بسیاری از معماران کامپیوتر و محققان امنیتی، خوانندگان همچنین با پنج اصل اساسی مورد نیاز برای طراحی معماری امن پردازنده آشنا خواهند شد. این کتاب همچنین چالشهای تحقیقاتی موجود و جهتگیریهای بالقوه تحقیقات جدید را ارائه میکند. در نهایت، این کتاب پیشنهادات طراحی متعددی را ارائه میکند و همچنین مشکلات و اشتباهاتی را که طراحان باید از آنها اجتناب کنند، مورد بحث قرار میدهد.
With growing interest in computer security and the protection of the code and data which execute on commodity computers, the amount of hardware security features in today's processors has increased significantly over the recent years. No longer of just academic interest, security features inside processors have been embraced by industry as well, with a number of commercial secure processor architectures available today. This book aims to give readers insights into the principles behind the design of academic and commercial secure processor architectures. Secure processor architecture research is concerned with exploring and designing hardware features inside computer processors, features which can help protect confidentiality and integrity of the code and data executing on the processor. Unlike traditional processor architecture research that focuses on performance, efficiency, and energy as the first-order design objectives, secure processor architecture design has security as the first-order design objective (while still keeping the others as important design aspects that need to be considered). This book aims to present the different challenges of secure processor architecture design to graduate students interested in research on architecture and hardware security and computer architects working in industry interested in adding security features to their designs. It aims to educate readers about how the different challenges have been solved in the past and what are the best practices, i.e., the principles, for design of new secure processor architectures. Based on the careful review of past work by many computer architects and security researchers, readers also will come to know the five basic principles needed for secure processor architecture design. The book also presents existing research challenges and potential new research directions. Finally, this book presents numerous design suggestions, as well as discusses pitfalls and fallacies that designers should avoid.