دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Vittorio Zaccaria, Mariagiovanna Sami, Donatella Sciuto, Cristina Silvano (auth.) سری: ISBN (شابک) : 9781402073779, 9780306487309 ناشر: Springer US سال نشر: 2004 تعداد صفحات: 195 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 9 مگابایت
در صورت ایرانی بودن نویسنده امکان دانلود وجود ندارد و مبلغ عودت داده خواهد شد
کلمات کلیدی مربوط به کتاب برآورد قدرت و روش های بهینه سازی برای سیستم های جاسازی شده مبتنی بر VLIW: مهندسی کامپیوتر، الکترونیک و میکروالکترونیک، ابزار دقیق، شبیهسازی و مدلسازی، مدارها و سیستمها، مهندسی به کمک کامپیوتر (CAD، CAE) و طراحی، مهندسی برق
در صورت تبدیل فایل کتاب Power Estimation and Optimization Methodologies for VLIW-Based Embedded Systems به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب برآورد قدرت و روش های بهینه سازی برای سیستم های جاسازی شده مبتنی بر VLIW نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
طراحی کم توان امروزی نقش مهمی در طراحی یکپارچه سازی مقیاس فوق العاده بزرگ (ULSI) ایفا می کند، به ویژه که ما همچنان به دو برابر کردن تعداد ترانزیستورها در یک قالب هر دو سال یکبار و افزایش فرکانس کار با همان سرعت ادامه می دهیم. . مطمئناً یک جنبه مهم از کم مصرف با ارتباطات تلفن همراه تأثیر زیادی بر زندگی ما دارد، زیرا ما در خط شروع گسترش PDA تلفن همراه (دستیاران دیجیتال شخصی)، شبکه LAN بی سیم و محاسبات چند رسانه ای قابل حمل هستیم. . همه این دستگاهها نحوه تعامل ما با خانواده، همسالان و محل کار را شکل میدهند، بنابراین به یک پارادایم جدید و خلاقانه طراحی کم مصرف نیز نیاز دارند. علاوه بر این، تکنیکهای طراحی کم مصرف در کاربردهای دسکتاپ، ایستگاه پایه و سرور با کارایی بالا، مانند ریزپردازندههای پرسرعت، که در آنها اتلاف انرژی بیش از حد میتواند منجر به تعدادی از نگرانیهای خنککننده، قابلیت اطمینان و یکپارچگی سیگنال شود، در حال تبدیل شدن به اهمیت است. هزینه صنعتی از این رو، می توان به راحتی پیش بینی کرد که با حرکت به سمت طراحی های نسل بعدی System-on-Chip و Network-on-Chip، طراحی کم مصرف بیشتر مورد توجه قرار گیرد. این کتاب به طور کامل به انتشار نتایج یک برنامه تحقیقاتی بلندمدت بین Politecnico di Milano (ایتالیا) و STMic- electronics در زمینه اکتشافات معماری و تکنیکهای بهینهسازی برای طراحی سیستمهای جاسازی شده با توان کم اختصاص دارد.
LOW power design is playing an important role in today ultra-large scale integration (ULSI) design, particularly as we continue to double the number of transistors on a die every two years and increase the frequency of operation at fairly the same rate. Certainly, an important aspect of low power faces with mobile communications and it has a huge impact on our lives, as we are at the start-line of the proliferation of mobile PDA’s (Personal Digital Assistants), Wireless LAN and portable multi-media computing. All of these devices are shaping the way we will be interacting with our family, peers and workplace, thus requiring also a new and innovative low power design paradigm. Furthermore, low power design techniques are becoming paramount in high performance desktop, base-station and server applications, such as high-speed microprocessors, where excess in power dissipation can lead to a number of cooling, reliability and signal integrity concerns severely burdening the total industrial cost. Hence, low power design can be easily anticipated to further come into prominence as we move to next generation System-on-Chip and Network-on-Chip designs. This book is entirely devoted to disseminate the results of a long term research program between Politecnico di Milano (Italy) and STMic- electronics, in the field of architectural exploration and optimization techniques to designing low power embedded systems.
Front Matter....Pages i-xxiv
Introduction....Pages 1-5
Microprocessor Abstraction Levels....Pages 7-18
Background....Pages 21-40
Instruction-Level Power Estimation for VLIW Processor Cores....Pages 41-65
Software Power Estimation of the LX Core: A Case Study....Pages 67-85
System-Level Power Estimation for the LX Architecture....Pages 87-101
Background....Pages 105-121
A Micro-Architectural Optimization for Low Power....Pages 123-141
A Design Space Exploration Methodology....Pages 143-180
Conclusions and future work....Pages 181-184
Back Matter....Pages 185-203