دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Lionel Torres, Pascal Benoit, Gilles Sassatelli (auth.), Michael Hübner, Jürgen Becker (eds.) سری: ISBN (شابک) : 9781441964595, 9781441964601 ناشر: Springer-Verlag New York سال نشر: 2011 تعداد صفحات: 249 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 5 مگابایت
در صورت تبدیل فایل کتاب Multiprocessor System-on-Chip: Hardware Design and Tool Integration به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب چند پردازنده System-on-Chip: طراحی سخت افزار و یکپارچه سازی ابزار نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
بهبود عملکرد سیستم الکترونیکی آینده تنها با بهرهبرداری از موازیسازی در تمام سطوح سیستم امکانپذیر است. معماری های چند هسته ای نسبت عملکرد/وات بهتری نسبت به معماری های تک هسته ای با عملکرد مشابه ارائه می دهند. ترکیب فناوری چند هستهای و همپردازنده، قدرت محاسباتی فوقالعادهای را برای برنامههای بسیار وقتگیر CPU نوید میدهد. شتاب دهنده های مبتنی بر FPGA نه تنها این فرصت را برای سرعت بخشیدن به یک برنامه با پیاده سازی هسته های محاسباتی فشرده خود در سخت افزار ارائه می دهند، بلکه همچنین برای انطباق با رفتار دینامیکی یک برنامه کاربردی. این کتاب استراتژیهایی را برای طراحی سیستم آینده در معماریهای سیستم روی تراشه چند پردازنده (MPSoC) توضیح میدهد. طراحی سخت افزار و ادغام ابزارهای توسعه جدید مورد بحث قرار گرفته است. روندهای جدید در طراحی MPSoC، همراه با معماری های قابل تنظیم مجدد، موضوع اصلی نگرانی است. تاکید اصلی بر معماری ها، جریان طراحی، توسعه ابزار، برنامه ها و طراحی سیستم است. این کتاب به موضوعات کلیدی مانند معماری های ارتباطی روی تراشه، ادغام سخت افزار قابل تنظیم مجدد و طراحی فیزیکی سیستم های چند پردازنده ای می پردازد. • نمای کلی پیشرفته ای از طراحی سیستم با استفاده از معماری MPSoC ارائه می دهد. • روندهای فعلی در معماری های ارتباطی روی تراشه را تشریح می کند. • ارائه پوشش گسترده ای از طراحی سیستم با یکپارچه سازی معماری MPSoC با سخت افزار قابل تنظیم مجدد. •شامل پوشش چالش ها در طراحی فیزیکی برای معماری های سخت افزاری چند هسته ای و چند هسته ای.
Improving future electronic system performance can only be achieved by exploiting parallelism on all system levels. Multicore architectures offer a better performance/Watt ratio than single core architectures with similar performance. Combining multicore and coprocessor technology promises extreme computing power for highly CPU-time-consuming applications. FPGA-based accelerators not only offer the opportunity to speed up an application by implementing their compute-intensive kernels into hardware, but also to adapt to the dynamical behavior of an application. This book describes strategies for future system design in multiprocessor system-on-chip (MPSoC) architectures. Both hardware design and integration of new development tools are discussed. Novel trends in MPSoC design, combined with reconfigurable architectures are a main topic of concern. The main emphasis is on architectures, design-flow, tool-development, applications and system design. This book deals with key issues such as on-chip communication architectures, integration of reconfigurable hardware, and physical design of multiprocessor systems. •Provides a state-of-the-art overview of system design using MPSoC architectures; •Describes current trends in on-chip communication architectures; •Offers extensive coverage of system design integrating MPSoC architectures with reconfigurable hardware; •Includes coverage of challenges in physical design for multi- and manycore hardware architectures.
Front Matter....Pages i-viii
An Introduction to Multi-Core System on Chip – Trends and Challenges....Pages 1-21
Front Matter....Pages 23-23
Composability and Predictability for Independent Application Development,Verification, and Execution....Pages 25-56
Hardware Support for Efficient Resource Utilization in Manycore Processor Systems....Pages 57-87
PALLAS: Mapping Applications onto Manycore....Pages 89-113
The Case for Message Passing on Many-Core Chips....Pages 115-123
Front Matter....Pages 125-125
Adaptive Multiprocessor System-on-Chip Architecture: New Degrees of Freedom in System Design and Runtime Support....Pages 127-151
Front Matter....Pages 153-153
Design Tools and Methods for Chip Physical Design....Pages 155-166
Power‐Aware Multicore SoC and NoC Design....Pages 167-193
Front Matter....Pages 195-195
Embedded Multicore Systems: Design Challenges and Opportunities....Pages 197-222
High-Performance Multiprocessor System on Chip: Trends in Chip Architecture for the Mass Market....Pages 223-239
Invasive Computing: An Overview....Pages 241-268
Back Matter....Pages 269-270