دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: نویسندگان: Qadri. Muhammad Yasir, Sangwine. Stephen سری: Embedded multi-core systems ISBN (شابک) : 9781351832731, 1351832735 ناشر: CRC Press سال نشر: 2018 تعداد صفحات: 478 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 37 مگابایت
کلمات کلیدی مربوط به کتاب فناوری چند هسته ای: معماری، پیکربندی مجدد و مدل سازی: ریزپردازنده ها، پردازش موازی (کامپیوترهای الکترونیکی)
در صورت تبدیل فایل کتاب Multicore technology: architecture, reconfiguration, and modeling به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب فناوری چند هسته ای: معماری، پیکربندی مجدد و مدل سازی نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
اشباع پیچیدگی طراحی و فرکانس های ساعت برای پردازنده های تک هسته ای منجر به ظهور معماری های چند هسته ای به عنوان یک الگوی طراحی جایگزین شده است. امروزه، سیستمهای محاسباتی چند هستهای/چند رشتهای نه تنها یک استاندارد واقعی برای برنامههای کاربردی پیشرفته هستند، بلکه در زمینه محاسبات جاسازی شده نیز محبوبیت پیدا میکنند. شروع دوران چند هستهای مفاهیم مربوط به تقریباً تمام حوزههای طراحی معماری کامپیوتر، از جمله طراحی هسته، مدیریت حافظه، زمانبندی رشته، پشتیبانی برنامهها، ارتباطات بین پردازندهای، اشکال زدایی و مدیریت انرژی را تغییر داده است. این کتاب به خوانندگان یک دید کلی از این زمینه می دهد و با پوشش دادن وضعیت هنر در این زمینه، آنها را به مسیرهای تحقیقاتی بیشتر راهنمایی می کند. این شامل کمک های صنعت و همچنین دانشگاه است.
The saturation of design complexity and clock frequencies for single-core processors has resulted in the emergence of multicore architectures as an alternative design paradigm. Nowadays, multicore/multithreaded computing systems are not only a de-facto standard for high-end applications, they are also gaining popularity in the field of embedded computing. The start of the multicore era has altered the concepts relating to almost all of the areas of computer architecture design, including core design, memory management, thread scheduling, application support, inter-processor communication, debugging, and power management. This book gives readers a holistic overview of the field and guides them to further avenues of research by covering the state of the art in this area. It includes contributions from industry as well as academia.
Architecture and Design FlowMORA: High-Level FPGA Programming Using a Many-Core FrameworkWim Vanderbauwhede, Sai Rahul Chalamalasetti, and Martin MargalaImplementing Time-Constrained Applications on a Predictable MPSocSander Stuijk, Akash Kumar, Roel Jordans, and Henk CorporaalSESAM: A Virtual Prototyping Solution to Design Multicore ArchitecturesNicolas Ventroux, Tanguy Sassolas, Alexandre Guerre, and Caaliph AndriamisainaParallelism and OptimizationVerified Multicore Parallelism Using Atomic Verifiable OperationsMichal Dobrogost, Christopher Kumar Anand, and Wolfram KahlAccelerating Critical Section Execution with Multicore ArchitecturesM. Aater Suleman and Onur MutluMemory SystemsTMbox: A Flexible and Reconfigurable Hybrid Transactional Memory SystemNehir Sonmez, Oriol Arcas, Osman S. Unsal, Adrian Cristal, and Satnam SinghEM2 Omer Khan, Mieszko Lis, Keun Sup Shim, Myong Hyon Cho, and Srinivas DevadasCAFE: Cache-Aware Fair and Efficient Scheduling for CMPsRichard West, Puneet Zaroo, Carl A. Waldspurger, and Xiao ZhangDebuggingSoftware Debugging Infrastructure for Multicore Systems-on-ChipBojan Mihajlovic, Warren J. Gross, and Zeljko ZilicNetworks-on-ChipOn Chip Interconnects for Multicore ArchitecturesPrasun Ghosal and Soumyajit PoddarRouting in Multicore NoCsPrasun Ghosal and Tuhin Subhra DasEfficient Topologies for 3-D Networks-on-ChipMohammad Ayoub Khan and Abdul Quaiyum AnsariNetwork-on-Chip Performance Evaluation Using an Analytical MethodSahar Foroutan, Abbas Sheibanyrad, and Frederic PetrotBibliographyIndex