ورود به حساب

نام کاربری گذرواژه

گذرواژه را فراموش کردید؟ کلیک کنید

حساب کاربری ندارید؟ ساخت حساب

ساخت حساب کاربری

نام نام کاربری ایمیل شماره موبایل گذرواژه

برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید


09117307688
09117179751

در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید

دسترسی نامحدود

برای کاربرانی که ثبت نام کرده اند

ضمانت بازگشت وجه

درصورت عدم همخوانی توضیحات با کتاب

پشتیبانی

از ساعت 7 صبح تا 10 شب

دانلود کتاب Multicore Systems On-Chip: Practical Software/Hardware Design

دانلود کتاب سیستم های چند هسته ای در تراشه: نرم افزار عملی / طراحی سخت افزار

Multicore Systems On-Chip: Practical Software/Hardware Design

مشخصات کتاب

Multicore Systems On-Chip: Practical Software/Hardware Design

ویرایش:  
نویسندگان:   
سری: Atlantis Ambient and Pervasive Intelligence 3 
ISBN (شابک) : 9789491216336 
ناشر: Atlantis Press 
سال نشر: 2010 
تعداد صفحات: 195 
زبان: English 
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) 
حجم فایل: 4 مگابایت 

قیمت کتاب (تومان) : 51,000

در صورت ایرانی بودن نویسنده امکان دانلود وجود ندارد و مبلغ عودت داده خواهد شد



کلمات کلیدی مربوط به کتاب سیستم های چند هسته ای در تراشه: نرم افزار عملی / طراحی سخت افزار: ساختارهای حافظه



ثبت امتیاز به این کتاب

میانگین امتیاز به این کتاب :
       تعداد امتیاز دهندگان : 6


در صورت تبدیل فایل کتاب Multicore Systems On-Chip: Practical Software/Hardware Design به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.

توجه داشته باشید کتاب سیستم های چند هسته ای در تراشه: نرم افزار عملی / طراحی سخت افزار نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.


توضیحاتی در مورد کتاب سیستم های چند هسته ای در تراشه: نرم افزار عملی / طراحی سخت افزار

طراحی ارتباطات روی تراشه مرسوم عمدتاً از رویکردهای ad-hoc استفاده می‌کند که با چالش‌های ناشی از طراحی‌های نسل بعدی سیستم‌های چند هسته‌ای روی تراشه (MCSoC) مواجه نمی‌شوند. این چالش‌های اصلی شامل تاخیر سیم‌کشی، قابلیت پیش‌بینی، معماری‌های متنوع اتصال و اتلاف برق است. پارادایم شبکه روی تراشه (NoC) به عنوان راه حلی برای مشکلات اتصال ده ها هسته به یک سیستم واحد روی تراشه در حال ظهور است. با این حال، مشکلات زیادی در طراحی چنین سیستم هایی وجود دارد. این مشکلات از تأخیرهای سیم جهانی غیر مقیاس پذیر، عدم دستیابی به همگام سازی جهانی و مشکلات مرتبط با اتصالات عملکردی مبتنی بر گذرگاه غیر مقیاس پذیر ناشی می شوند. این کتاب از سه بخش تشکیل شده است که هر بخش به چهار فصل تقسیم شده است. بخش اول به مسائل طراحی و روش شناسی می پردازد. معماری‌های مورد استفاده در روش‌های مرسوم طراحی MCsoC و معماری‌های چند پردازنده سفارشی به اندازه کافی انعطاف‌پذیر نیستند تا نیازهای حوزه‌های کاربردی مختلف را برآورده کنند و به اندازه کافی مقیاس‌پذیر نیستند تا نیازهای محاسباتی مختلف و پیچیدگی‌های مختلف برنامه‌های کاربردی مختلف را برآورده کنند. چندین فصل از بخش اول بر تکنیک ها و روش های طراحی تاکید می کند. بخش دوم حیاتی ترین بخش طراحی MCsoCها - اتصالات را پوشش می دهد. یک رویکرد برای پرداختن به روش‌های طراحی، اتخاذ ویژگی به اصطلاح قابلیت استفاده مجدد برای افزایش بهره‌وری طراحی است. در سال‌های گذشته، واحدهای طراحی اولیه از ترانزیستورها به گیت‌ها، ماشین‌های حالت محدود و هسته‌های پردازنده تکامل یافتند. پارادایم شبکه روی تراشه این ویژگی جذاب را برای آینده ارائه می دهد و می تواند شکاف بهره وری را کاهش دهد. بخش آخر این کتاب به اعتبارسنجی و بهینه سازی MCsoC ها می پردازد. یک رویکرد کیفی تر اعتبارسنجی سیستم مبتنی بر استفاده از تکنیک های رسمی برای طراحی سخت افزار است. مزیت اصلی روش های رسمی امکان اثبات اعتبار الزامات طراحی ضروری است. از آنجایی که زبان های رسمی دارای پایه ریاضی هستند، می توان به طور رسمی این ویژگی های مورد نظر فضای حالت انتزاعی کامل را استخراج و تأیید کرد. تکنیک‌های تست آنلاین برای شناسایی خطاهایی که می‌توانند منجر به خرابی سیستم شوند نیز بررسی می‌شوند. تأکید بر تکنیک‌های مبتنی بر افزونگی تحلیلی است که برای تشخیص و جداسازی عیب در ناحیه کنترل خودکار ایجاد شده‌اند.


توضیحاتی درمورد کتاب به خارجی

Conventional on-chip communication design mostly use ad-hoc approaches that fail to meet the challenges posed by the next-generation MultiCore Systems on-chip (MCSoC) designs. These major challenges include wiring delay, predictability, diverse interconnection architectures, and power dissipation. A Network-on-Chip (NoC) paradigm is emerging as the solution for the problems of interconnecting dozens of cores into a single system on-chip. However, there are many problems associated with the design of such systems. These problems arise from non-scalable global wire delays, failure to achieve global synchronization, and difficulties associated with non-scalable bus-based functional interconnects. The book consists of three parts, with each part being subdivided into four chapters. The first part deals with design and methodology issues. The architectures used in conventional methods of MCSoCs design and custom multiprocessor architectures are not flexible enough to meet the requirements of different application domains and not scalable enough to meet different computation needs and different complexities of various applications. Several chapters of the first part will emphasize on the design techniques and methodologies. The second part covers the most critical part of MCSoCs design — the interconnections. One approach to addressing the design methodologies is to adopt the so-called reusability feature to boost design productivity. In the past years, the primitive design units evolved from transistors to gates, finite state machines, and processor cores. The network-on-chip paradigm offers this attractive property for the future and will be able to close the productivity gap. The last part of this book delves into MCSoCs validations and optimizations. A more qualitative approach of system validation is based on the use of formal techniques for hardware design. The main advantage of formal methods is the possibility to prove the validity of essential design requirements. As formal languages have a mathematical foundation, it is possible to formally extract and verify these desired properties of the complete abstract state space. Online testing techniques for identifying faults that can lead to system failure are also surveyed. Emphasis is given to analytical redundancy-based techniques that have been developed for fault detection and isolation in the automatic control area.



فهرست مطالب

Front Matter....Pages i-xviii
Multicore Systems Design Methodology....Pages 1-15
Design for Low Power Systems....Pages 17-34
Network-on-Chip for Multi- and Many-Core Systems....Pages 35-59
Parallelizing Compiler for High Performance Computing....Pages 61-78
Dual-Execution Processor Architecture for Embedded Computing....Pages 79-106
Low Power Embedded Core Architecture....Pages 107-126
ReconfigurableMulticore Architectures....Pages 127-158
Back Matter....Pages 159-180




نظرات کاربران