دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش:
نویسندگان: Steve Heath (Auth.)
سری:
ISBN (شابک) : 9780750600323, 0750600322
ناشر: Elsevier Ltd, Butterworth-Heinemann
سال نشر: 1991
تعداد صفحات: 294
زبان: English
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود)
حجم فایل: 24 مگابایت
در صورت تبدیل فایل کتاب Microprocessor Architectures and Systems. RISC, CISC and DSP به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب معماری و سیستم های ریزپردازنده. RISC، CISC و DSP نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب برای مهندسان و مدیرانی که وظیفه انتخاب یک رویکرد معماری یا طراحی را بر عهده دارند، در نظر گرفته شده است، پیشرفتهای پردازندههای CISC، RISC و DSP موتورولا را بررسی میکند. این پیکربندی های معمولی سیستم و مبادلات مهندسی ساخته شده را توصیف می کند. این متن یک آغازگر و تاریخچه سه معماری اصلی ریزپردازنده را ارائه میکند و روشهایی را که در آن معماریها با سیستم واکنش نشان میدهند و طرحهای حافظه، مدیریت حافظه و حافظههای کش را پوشش میدهد، توضیح میدهد. مدیریت وقفه و استثنا، تأثیر بر برنامههای بلادرنگ، ایدههای چند پردازشی اساسی را بررسی میکند، نشان میدهد که چگونه میتوان از ویژگیهای خاصی بهرهبرداری کرد، به فناوری نیمهرسانا، چرخه طراحی در حال تغییر و پیامدهای آن برای فرآیند طراحی و موفقیت تجاری و نسلهای پردازندههای آینده نگاه میکند. توصیف معیارهایی که باید هنگام انتخاب یک پردازنده بررسی شوند
Intended for both engineers and managers who are given the task of selecting an architecture or design approach, this book examines the developments of Motorola's CISC, RISC and DSP processors. It describes the typical system configurations and engineering trade-offs that are made. The text provides a primer and history of the three basic microprocessor architectures and describes the ways in which the architectures react with the system and covers memory designs, memory management and cache memories. It examines interrupt and exception handling, the effect on real-time applications, basic multiprocessing ideas, shows how certain characteristics can be exploited, looks at semiconductor technology, the changing design cycle and its implications for the design process and commercial success and future processor generations describing the criteria that should be examined when selecting a processor
Content:
Front Matter, Page iii
Copyright, Page iv
Dedication, Page v
Preface, Pages xi-xii
Acknowledgements, Page xiii
1 - Complex instruction set computers, Pages 1-43
2 - 32-bit CISC processors, Pages 44-71
3 - The RISC challenge, Pages 72-97
4 - Digital signal processing, Pages 98-118
5 - Memory, memory management and caches, Pages 119-153
6 - Real-time software, interrupts and exceptions, Pages 154-174
7 - Multiprocessing, Pages 175-188
8 - Application ideas, Pages 189-212
9 - Semiconductor technology, Pages 213-223
10 - The changing design cycle, Pages 224-236
11 - The next generations, Pages 237-258
12 - Selecting a microprocessor architecture, Pages 259-266
Appendix A - Benchmarking: ‘lies, damn lies and benchmarks’ (with apologies to Benjamin Disraeli), Pages 267-272
Appendix B - Binary compatibility standards, Pages 273-279
Index, Pages 280-288