دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: [1 ed.] نویسندگان: Hoi-Jun Yoo, Kangmin Lee, Jun Kyong Kim سری: System-on-Chip Design and Technologies ISBN (شابک) : 9781420051728, 1420051725 ناشر: CRC Press سال نشر: 2008 تعداد صفحات: 304 زبان: English فرمت فایل : RAR (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 16 Mb
در صورت تبدیل فایل کتاب Low-Power NoC for High-Performance SoC Design به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب NoC کم مصرف برای طراحی SoC با کارایی بالا نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
با تمرکز بر پیاده سازی تراشه، NoC کم مصرف برای طراحی SoC با کارایی بالا دانش عملی و مثال های واقعی از نحوه استفاده از شبکه روی تراشه (NoC) در طراحی سیستم ارائه می دهد. روی تراشه (SoC). بسیاری از مطالعات معماری و نظری در مورد NoCها، از جمله روششناسی طراحی، کاوش توپولوژی، تضمین کیفیت خدمات، طراحی کممصرف، و آزمایشهای پیادهسازی را مورد بحث قرار میدهد.
مراحل پیادهسازی NoC
این کتاب طیف کاملی از موضوع، از تئوری تا طراحی واقعی تراشه با استفاده از NoC را پوشش میدهد. با استفاده از زبان مدلسازی یکپارچه (UML) مفاهیم پیچیده ای مانند مدل های محاسبات و پارتیشن بندی محاسبات ارتباطی را به شیوه ای قابل دسترسی برای افراد عادی ارائه می دهد. نویسندگان دستورالعمل هایی را در مورد چگونگی ساده سازی نظریه شبکه های پیچیده برای طراحی یک تراشه کار ارائه می دهند. علاوه بر این، آنها تکنیکهای جدید NoC و پیادهسازی پروژه Basic On-Chip Network (BONE) را بررسی میکنند. نمونه هایی از تصمیمات بلادرنگ، طراحی در سطح مدار، سیستم ها و تراشه ها به مواد یک زمینه دنیای واقعی می دهد.
NoC کم مصرف و کاربرد آن در طراحی SoC
این کتاب با تأکید بر کاربرد NoC در طراحی SoC، نحوه ایجاد اتصالات پیچیده روی SoC را در حالی که مصرف انرژی پایینی را حفظ می کند، نشان می دهد.
Focusing on chip implementation, Low-Power NoC for High-Performance SoC Design provides practical knowledge and real examples of how to use network on chip (NoC) in the design of system on chip (SoC). It discusses many architectural and theoretical studies on NoCs, including design methodology, topology exploration, quality-of-service guarantee, low-power design, and implementation trials.
The Steps to Implement NoC
The book covers the full spectrum of the subject, from theory to actual chip design using NoC. Employing the Unified Modeling Language (UML) throughout, it presents complicated concepts, such as models of computation and communication–computation partitioning, in a manner accessible to laypeople. The authors provide guidelines on how to simplify complex networking theory to design a working chip. In addition, they explore the novel NoC techniques and implementations of the Basic On-Chip Network (BONE) project. Examples of real-time decisions, circuit-level design, systems, and chips give the material a real-world context.
Low-Power NoC and Its Application to SoC Design
Emphasizing the application of NoC to SoC design, this book shows how to build the complicated interconnections on SoC while keeping a low power consumption.