دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Michael Keating, David Flynn, Robert Aitken, Alan Gibbons, Kaijian Shi (auth.) سری: ISBN (شابک) : 9780387718187, 9780387718194 ناشر: Springer US سال نشر: 2007 تعداد صفحات: 302 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 5 مگابایت
کلمات کلیدی مربوط به کتاب راهنمای روششناسی کم مصرف: برای طراحی سیستم روی تراشه: مدارها و سیستم ها، الکترونیک و میکروالکترونیک، ابزار دقیق، مهندسی الکترونیک و کامپیوتر، سخت افزار کامپیوتر
در صورت تبدیل فایل کتاب Low Power Methodology Manual: For System-on-Chip Design به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب راهنمای روششناسی کم مصرف: برای طراحی سیستم روی تراشه نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
\"ابزارها به تنهایی برای کاهش قدرت پویا و نشتی در طراحیهای تراشههای پیچیده کافی نیستند - به یک روش برنامهریزی شده نیاز است. پیروی از کتابچه راهنمای روششناسی استفاده مجدد موفق (RMM)، نویسندگان ARM و Synopsys این کتابچه راهنمای روش شناسی کم مصرف (LPMM) را برای توصیف [چنین] [یک] روش کم مصرف با رویکردی عملی و گام به گام نوشته اند.\"
ریچارد گورینگ، ویرایشگر نرمافزار، EE Times
\"مجموعه عالی از تکنیکها و دستورالعملهای کم مصرف با تئوری و محتوای متوازن فراگیر پیاده سازی عملی. LPMM افزودنی بسیار خوشایند در زمینه پیاده سازی SoC با توان کم است که برای سال های متمادی به صورت کاملاً موقتی عمل کرده است. "
سوجیت جوزف ، معمار ارشد - نیمه هادی
"Tools alone aren't enough to reduce dynamic and leakage power in complex chip designs - a well-planned methodology is needed. Following in the footsteps of the successful Reuse Methodology Manual (RMM), authors from ARM and Synopsys have written this Low Power Methodology Manual (LPMM) to describe [such] [a] low-power methodology with a practical, step-by-step approach."
Richard Goering, Software Editor, EE Times
"Excellent compendium of low-power techniques and guidelines with balanced content spanning theory and practical implementation. The LPMM is a very welcome addition to the field of low power SoC implementation that has for many years operated in a largely ad-hoc fashion."
Sujeeth Joseph, Chief Architect -
Semiconductor &
Systems Solutions Unit, Wipro Technologies
"The LPMM enables broader adoption of aggressive power
management techniques based on extensive experience and
silicon example with real data that every SOC designer can
use to meet the difficulties faced in managing the power
issues in deep submicron designs"
Anil Mankar, Sr VP Worldwide Core
Engineering
and Chief Development Officer, Conexant Systems Inc.
"Managing power, at 90nm and below, introduces significant challenges to design flow. The LPMM is a timely and immediately useful book that shows how combination of tools, IP and methodology can be used together to address power management."
Nick Salter, Head of Chip Integration, CSR plc.
ABOUT THE AUTHORS:
Michael Keating is a Synopsys Fellow in the company’s Advanced Technology Group, focusing on IP development methodology, hardware and software design quality and low power design.
David Flynn is an ARM R&D Fellow and has been with the company since 1991, specializing in low power System-on-Chip IP deployment and methodology.
Robert Aitken is an ARM R&D Fellow. His areas of responsibility include memory architecture, design for testability and design for manufacturability.
Alan Gibbons is a Principal Engineer at Synopsys, with a focus on development of advanced methodology and technology for ARM processor-based system design.
Kaijian Shi is a Principal Consultant in the Professional Services Group of Synopsys, specializing in low power design methodology and implementation.
Front-cover......Page 1
Front-matter......Page 2
Table of Contents......Page 6
Preface......Page 13
CHAPTER 1 Introduction......Page 15
CHAPTER 2 Standard Low Power Methods......Page 27
CHAPTER 3 Multi-Voltage Design......Page 34
CHAPTER 4 Power Gating Overview......Page 45
CHAPTER 5 Designing Power Gating......Page 53
CHAPTER 6 Architectural Issues for Power Gating......Page 86
CHAPTER 7 A Power Gating Example......Page 95
CHAPTER 8 IP Design for Low Power......Page 111
CHAPTER 9 Frequency and Voltage Scaling Design......Page 130
CHAPTER 10 Examples of Voltage and Frequency Scaling Design......Page 147
CHAPTER 11 Implementing Multi-Voltage, Power Gated Designs......Page 163
CHAPTER 12 Physical Libraries......Page 195
CHAPTER 13 Retention RegisterDesign......Page 216
CHAPTER 14 Design of the PowerSwitching Network......Page 231
APPENDIX A Sleep Transistor Design......Page 254
APPENDIX B UPF Command Syntax......Page 271
Glossary......Page 294
Bibliography......Page 296
Index......Page 300