دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Dr. Zhiheng Cao, Asst. Prof. Shouli Yan (auth.) سری: Analog Circuits and Signal Processing Series ISBN (شابک) : 9781402084492, 9781402084508 ناشر: Springer Netherlands سال نشر: 2008 تعداد صفحات: 102 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 2 مگابایت
کلمات کلیدی مربوط به کتاب ADC های پرقدرت با سرعت بالا برای ادغام CMOS نانومتری: مدارها و سیستم ها، فناوری انرژی
در صورت تبدیل فایل کتاب Low-Power High-Speed ADCs for Nanometer CMOS Integration به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب ADC های پرقدرت با سرعت بالا برای ادغام CMOS نانومتری نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
ADCهای کم مصرف با سرعت بالا برای ادغام CMOS نانومتری
در مورد طراحی و اجرای ADC در فرآیندهای CMOS نانومتری است که
مصرف انرژی کمتری را برای سرعت و وضوح معین نسبت به طرحهای
قبلی بدست میآورد. ، از طریق نوآوری های معماری و مدار که از
ویژگی های منحصر به فرد فرآیندهای CMOS نانومتری بهره می برند.
یک ضرب کننده ساعت حلقه قفل فاز (PLL) نیز با استفاده از تکنیک
های مدار جدید طراحی شده و با موفقیت آزمایش شده است.
1) یک ADC دو مرحله ای 10 بیتی 1.2 ولت، 52 میلی وات، 210 MS/s
در CMOS 130 نانومتری که 0.38 میلی متر را اشغال می
کند2. با استفاده از مقایسهکنندههای لغو افست و
شبکههای خازن که با خازنهای اتصال کمارزش برای جایگزینی
نردبان/مولتی پلکسر مقاومت در ADCهای زیر دامنه معمولی اجرا
میشوند، 74 دسیبل SFDR برای 10 مگاهرتز و 71 دسیبل SFDR برای
ورودی 100 مگاهرتز واتز به دست میآورد.
3) یک PLL 0.4ps-rms-jitter (یکپارچه از 3 کیلوهرتز تا 300 مگاهرتز آفست برای >2.5 گیگاهرتز) 1-3 گیگاهرتز قابل تنظیم، ضربدر ساعت قابل برنامه ریزی با نویز فاز برای تولید ساعت نمونه برداری به SAR ADC. ساختار فیلتر حلقه جدید، پیش تقویت خطای فاز را قادر میسازد تا نویز درون باند PLL را بدون افزایش اندازه خازن فیلتر حلقه کاهش دهد.
Low-Power High-Speed ADCs for Nanometer CMOS
Integration is about the design and implementation of
ADC in nanometer CMOS processes that achieve lower power
consumption for a given speed and resolution than previous
designs, through architectural and circuit innovations that
take advantage of unique features of nanometer CMOS
processes. A phase lock loop (PLL) clock multiplier has also
been designed using new circuit techniques and successfully
tested.
1) A 1.2V, 52mW, 210MS/s 10-bit two-step ADC in 130nm CMOS
occupying 0.38mm2. Using offset canceling
comparators and capacitor networks implemented with small
value interconnect capacitors to replace resistor
ladder/multiplexer in conventional sub-ranging ADCs, it
achieves 74dB SFDR for 10MHz and 71dB SFDR for 100MHz input.
2) A 32mW, 1.25GS/s 6-bit ADC with 2.5GHz internal clock in 130nm CMOS. A new type of architecture that combines flash and SAR enables the lowest power consumption, 6-bit >1GS/s ADC reported to date. This design can be a drop-in replacement for existing flash ADCs since it does require any post-processing or calibration step and has the same latency as flash.
3) A 0.4ps-rms-jitter (integrated from 3kHz to 300MHz offset for >2.5GHz) 1-3GHz tunable, phase-noise programmable clock-multiplier PLL for generating sampling clock to the SAR ADC. A new loop filter structure enables phase error preamplification to lower PLL in-band noise without increasing loop filter capacitor size.
Contents......Page 8
Preface......Page 6
List of Tables......Page 10
List of Figures......Page 11
1.1.1 Analog-to-Digital Converters......Page 14
1.2.1 Flash......Page 16
1.2.2 Pipeline......Page 17
1.2.3 Subranging......Page 18
1.2.4 Successive Approximation......Page 19
1.2.5 ΔΣ ADCs......Page 21
2.1 Background......Page 23
2.2 Architecture and Circuits......Page 24
2.2.1 Capacitor Sampling Network/5 b-DAC......Page 27
2.2.2 Conversion Timing Diagram......Page 29
2.2.3 Sampling Clock Skew Calibration......Page 30
2.2.4 6 b Fine ADC......Page 32
2.2.6 5 b Coarse ADC......Page 37
2.3 Experimental Results......Page 39
2.3.1 Test Setup......Page 40
2.3.2 Characterization of the Clock Delay Line......Page 43
2.3.3 ADC Measurement Results......Page 44
2.4 Summary......Page 51
3.1 Background......Page 52
3.2 Architecture......Page 53
3.3.1 Fast Settling Capacitor-Network......Page 57
3.3.2 Flip-Flop Bypass SAR Logic......Page 59
3.3.3 Digital Background Offset Correction......Page 61
3.3.4 High-Speed Low-Hysteresis Comparator......Page 63
3.3.5 Floor Plan and Layout Considerations......Page 66
3.4.1 Capturing ADC Output Data......Page 68
3.4.2 Serial Configuration Interface......Page 70
3.4.3 Test Setup......Page 71
3.4.4 Evaluation Board Design......Page 72
3.5.1 Summary of Results and Discussions......Page 73
3.6 Performance Summary and Comparison......Page 76
3.7 Summary......Page 77
4.1 Introduction......Page 79
4.2.1 Phase-to-Voltage Converter and Loop Filter......Page 81
4.2.2 Phase Error Preamplification......Page 84
4.2.3 Constant Loop-Bandwidth Biasing......Page 85
4.3.1 Phase Noise and Power Consumption Programmability......Page 86
4.3.2 VCO Buffer with 50% Duty Cycle Output......Page 88
4.4.1 Test Setup......Page 90
4.4.2 Measurement Results and Discussion......Page 92
4.4.3 Comparison with Existing PLLs with Similar Output Frequency Range......Page 93
4.5 Summary......Page 97
5. Conclusions and Future Directions......Page 98
References......Page 100
About the Authors......Page 103