دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1998 نویسندگان: Iman. Sasan, Pedram. Massoud سری: ISBN (شابک) : 0792380762, 9780792380764 ناشر: Kluwer Academic Publishers,Springer سال نشر: 1998 تعداد صفحات: 258 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 97 مگابایت
در صورت ایرانی بودن نویسنده امکان دانلود وجود ندارد و مبلغ عودت داده خواهد شد
کلمات کلیدی مربوط به کتاب سنتز منطقی برای طراحی های کم مصرف VLSI: مدارهای مجتمع ولتاژ پایین، طراحی به کمک کامپیوتر، طراحی منطقی، پردازش داده ها، نیمه هادی های اکسید فلز، مکمل، طراحی به کمک کامپیوتر، مدارهای مجتمع کم توان، طراحی و ساخت، علوم کامپیوتر، ساختار منطقی، علوم کامپیوتر، طراحی به کمک کامپیوتر، MOS اضافی، طراحی و ساخت، محاسبات.
در صورت تبدیل فایل کتاب Logic synthesis for low power VLSI designs به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب سنتز منطقی برای طراحی های کم مصرف VLSI نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
ترکیب منطقی برای طرحهای کم مصرف VLSI یک درمان
سیستماتیک و جامع از مدلسازی و بهینهسازی توان در سطح منطقی
ارائه میدهد. به طور دقیق تر، این کتاب ارائه مفصلی از روش ها،
الگوریتم ها و ابزارهای CAD برای مدل سازی توان، تخمین و تجزیه و
تحلیل، سنتز و بهینه سازی در سطح منطقی است. سنتز منطقی برای
طرحهای کم مصرف VLSI حاوی توضیحات مفصلی از تبدیلها و
بهینهسازیهای منطقی وابسته به فناوری، تجزیه و نگاشت فناوری، و
تکنیکهای بهینهسازی ساختاری پس از نقشهبرداری برای توان کم
است. همچنین بر تکنیکهای مبادله برای مدارهای منطقی دو سطحی و
چند سطحی که شامل اتلاف توان و سرعت مدار است تأکید میکند، به
این امید که خوانندگان بتوانند مسائل و راههای دستیابی به هدف
اتلاف توان خود را در حین رعایت محدودیتهای زمانبندی بهتر درک
کنند. .
تلفیق منطقی برای طراحی های کم مصرف VLSI برای مهندسین
طراحی VLSI، متخصصان CAD و دانشجویانی که دانش پایه ای از طراحی
دیجیتال CMOS و سنتز منطق دارند نوشته شده است.
Logic Synthesis for Low Power VLSI Designs presents a
systematic and comprehensive treatment of power modeling and
optimization at the logic level. More precisely, this book
provides a detailed presentation of methodologies, algorithms
and CAD tools for power modeling, estimation and analysis,
synthesis and optimization at the logic level. Logic
Synthesis for Low Power VLSI Designs contains detailed
descriptions of technology-dependent logic transformations and
optimizations, technology decomposition and mapping, and
post-mapping structural optimization techniques for low power.
It also emphasizes the trade-off techniques for two-level and
multi-level logic circuits that involve power dissipation and
circuit speed, in the hope that the readers can better
understand the issues and ways of achieving their power
dissipation goal while meeting the timing constraints.
Logic Synthesis for Low Power VLSI Designs is written
for VLSI design engineers, CAD professionals, and students who
have had a basic knowledge of CMOS digital design and logic
synthesis
Content: I. Background, Terminology, and Power Modeling. 1. Introduction. 2. Technology Independent Power Analysis and Modeling --
II. Two-level Function Optimization for Low Power. 3. Two-Level Logic Minimization in CMOS Circuits. 4. Two-Level Logic Minimization in PLAs --
III. Multi-level Network Optimization for Low Power. 5. Logic Restructuring for Low Power. 6. Logic Minimization for Low Power. 7. Technology Dependent Optimization for Low Power / Chi-ying Tsui. 8. Post Mapping Structural Optimization for Low Power --
IV. Power Optimization Methodology. 9. POSE: Power Optimization and Synthesis Environment --
V. Conclusion. 10. Concluding Remarks.