دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: نویسندگان: Alexander Barkalov, Larysa Titarenko, Jacek Bieganowski سری: ISBN (شابک) : 9783319598376 ناشر: Springer سال نشر: 2017 تعداد صفحات: 225 زبان: english فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 4 مگابایت
در صورت تبدیل فایل کتاب Logic Synthesis for Finite State Machines based on Linear Chains of States به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب سنتز منطقی برای ماشین های حالت محدود بر اساس زنجیره های خطی حالت ها نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب درباره ماشینهای حالت محدود مور (FSM) پیادهسازی شده با آرایههای دروازه قابل برنامهریزی میدانی (FPGA) از جمله عناصر جدول جستجو (LUT) و بلوکهای حافظه جاسازی شده (EMB) بحث میکند. برای به حداقل رساندن تعداد LUTها در مدارهای منطقی FSM، نویسندگان پیشنهاد جایگزینی یک ثبات حالت با یک شمارنده حالت را دارند. آنها همچنین رویکردی را ارائه کردند که اجازه می دهد زنجیره های خطی از حالت ها ایجاد شود، که سیستم توابع حافظه ورودی را ساده می کند و بنابراین، تعداد LUT ها را در مدار FSM حاصل کاهش می دهد. نویسندگان این رویکرد را با استفاده از EMB ها برای پیاده سازی سیستم توابع خروجی (ریزعملیات) ترکیب می کنند. این امکان کاهش قابل توجهی در تعداد LUT ها و همچنین حذف بسیاری از اتصالات در مدار منطقی FSM را فراهم می کند. به عنوان یک قاعده، همچنین مساحت اشغال شده توسط مدار را کاهش می دهد و اتلاف انرژی حاصل را کاهش می دهد. این کتاب منبع جالب و ارزشمندی برای دانشجویان و فارغ التحصیلان رشته علوم کامپیوتر و همچنین برای طراحان سیستم های دیجیتالی است که شامل واحدهای کنترل پیچیده است.
This book discusses Moore finite state machines (FSMs) implemented with field programmable gate arrays (FPGAs) including look-up table (LUT) elements and embedded memory blocks (EMBs). To minimize the number of LUTs in FSM logic circuits, the authors propose replacing a state register with a state counter. They also put forward an approach allowing linear chains of states to be created, which simplifies the system of input memory functions and, therefore, decreases the number of LUTs in the resulting FSM circuit. The authors combine this approach with using EMBs to implement the system of output functions (microoperations). This allows a significant decrease in the number of LUTs, as well as eliminating a lot of interconnections in the FSM logic circuit. As a rule, it also reduces the area occupied by the circuit and diminishes the resulting power dissipation. This book is an interesting and valuable resource for students and postgraduates in the area of computer science, as well as for designers of digital systems that included complex control units
Front Matter....Pages i-viii
Introduction....Pages 1-5
Finite State Machines and Field-Programmable Gate Arrays....Pages 7-34
Linear Chains in FSMs....Pages 35-65
Hardware Reduction for Moore UFSMs....Pages 67-93
Hardware Reduction for Mealy UFSMs....Pages 95-119
Hardware Reduction for Moore EFSMs....Pages 121-153
Hardware Reduction for Moore NFSMs....Pages 155-186
Hardware Reduction for Moore XFSMs....Pages 187-220
Back Matter....Pages 221-225