دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Sven Rosinger, Wolfgang Nebel (auth.), José L. Ayala, Delong Shang, Alex Yakovlev (eds.) سری: Lecture Notes in Computer Science 7606 Theoretical Computer Science and General Issues ISBN (شابک) : 9783642361562, 9783642361579 ناشر: Springer-Verlag Berlin Heidelberg سال نشر: 2013 تعداد صفحات: 265 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 14 مگابایت
کلمات کلیدی مربوط به کتاب مدار مجتمع و طراحی سیستم. مدل سازی قدرت و زمان بندی ، بهینه سازی و شبیه سازی: بیست و دومین کارگاه بین المللی ، PATMOS 2012 ، نیوکاسل تاین ، انگلیس ، 4-6 سپتامبر 2012 ، نسخه های تجدید نظر شده: عملکرد و ارزیابی سیستم، شبیه سازی و مدل سازی، شبکه های ارتباطی کامپیوتری، پیاده سازی ثبت-انتقال-سطح، طراحی منطق، زبان های برنامه نویسی، کامپایلر، مترجمین
در صورت تبدیل فایل کتاب Integrated Circuit and System Design. Power and Timing Modeling, Optimization and Simulation: 22nd International Workshop, PATMOS 2012, Newcastle upon Tyne, UK, September 4-6, 2012, Revised Selected Papers به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب مدار مجتمع و طراحی سیستم. مدل سازی قدرت و زمان بندی ، بهینه سازی و شبیه سازی: بیست و دومین کارگاه بین المللی ، PATMOS 2012 ، نیوکاسل تاین ، انگلیس ، 4-6 سپتامبر 2012 ، نسخه های تجدید نظر شده نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب مجموعه مقالات داوری بیست و دومین کنفرانس بینالمللی طراحی مدار و سیستم یکپارچه، PATMOS 2012، در نیوکاسل، انگلستان، اسپانیا، در سپتامبر 2012 است. این مقاله دارای چالشهای در حال ظهور در روششناسی و ابزار برای طراحی نسلهای آینده مدارهای مجتمع و سیستمها، از جمله سختافزار قابل تنظیم مجدد مانند FPGA است. این برنامه فنی بر زمانبندی، عملکرد و مصرف انرژی و همچنین جنبههای معماری با تأکید ویژه بر مدلسازی، طراحی، مشخصسازی، تحلیل و بهینهسازی تمرکز دارد.
This book constitutes the refereed proceedings of the 22nd International Conference on Integrated Circuit and System Design, PATMOS 2012, held in Newcastle, UK Spain, in September 2012. The 25 revised full papers presented were carefully reviewed and selected from numerous submissions. The paper feature emerging challenges in methodologies and tools for the design of upcoming generations of integrated circuits and systems, including reconfigurable hardware such as FPGAs. The technical program focus on timing, performance and power consumption as well as architectural aspects with particular emphasis on modeling, design, characterization, analysis and optimization.
Front Matter....Pages -
Sleep-Transistor Based Power-Gating Tradeoff Analyses....Pages 1-10
Modelling and Analysis of Manufacturing Variability Effects from Process to Architectural Level....Pages 11-20
Non-invasive Power Simulation at System-Level with SystemC....Pages 21-31
A Standard Cell Optimization Method for Near-Threshold Voltage Operations....Pages 32-41
An Extended Metastability Simulation Method for Synchronizer Characterization....Pages 42-51
Phase Space Based NBTI Model....Pages 52-61
Fast Propagation of Hamming and Signal Distances for Register-Transfer Level Datapaths....Pages 62-71
Noise Margin Based Library Optimization Considering Variability in Sub-threshold....Pages 72-82
TCP Window Based DVFS for Low Power Network Controller SoC....Pages 83-92
Adaptive Synchronization for DVFS Applications....Pages 93-102
Muller C-Element Metastability Containment....Pages 103-112
Low Power Implementation of Trivium Stream Cipher....Pages 113-120
A Generic Architecture for Robust Asynchronous Communication Links....Pages 121-130
Direct Statistical Simulation of Timing Properties in Sequential Circuits....Pages 131-141
PVTA Tolerant Self-adaptive Clock Generation Architecture....Pages 142-154
On-Chip NBTI and PBTI Tracking through an All-Digital Aging Monitor Architecture....Pages 155-165
Two-Phase MOBILE Interconnection Schemes for Ultra-Grain Pipeline Applications....Pages 166-174
Design of a 150 mV Supply, 2 MIPS, 90nm CMOS, Ultra-Low-Power Microprocessor....Pages 175-184
Run-Time Measurement of Harvested Energy for Autarkic Sensor Operation....Pages 185-193
Low-Power Delay Sensors on FPGAs....Pages 194-204
Observability Conditions and Automatic Operand-Isolation in High-Throughput Asynchronous Pipelines....Pages 205-214
Dynamic Power Management of a Computer with Self Power-Managed Components....Pages 215-224
Network Time Synchronization: A Full Hardware Approach....Pages 225-234
Case Studies of Logical Computation on Stochastic Bit Streams....Pages 235-244
dRail: A Novel Physical Layout Methodology for Power Gated Circuits....Pages 245-255
Back Matter....Pages -