دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: José Rodrigo Azambuja, Fernanda Kastensmidt, Jürgen Becker (auth.) سری: ISBN (شابک) : 9783319063393, 9783319063409 ناشر: Springer International Publishing سال نشر: 2014 تعداد صفحات: 107 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 3 مگابایت
در صورت ایرانی بودن نویسنده امکان دانلود وجود ندارد و مبلغ عودت داده خواهد شد
کلمات کلیدی مربوط به کتاب تکنیک های تحمل گسل ترکیبی برای تشخیص خطاهای گذرا در پردازنده های جاسازی شده: مدارها و سیستم ها، مدارها و دستگاه های الکترونیکی، الکترونیک و میکروالکترونیک، ابزار دقیق
در صورت تبدیل فایل کتاب Hybrid Fault Tolerance Techniques to Detect Transient Faults in Embedded Processors به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب تکنیک های تحمل گسل ترکیبی برای تشخیص خطاهای گذرا در پردازنده های جاسازی شده نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب تکنیک های تحمل خطا را بر اساس نرم افزار و سخت افزار برای ایجاد تکنیک های ترکیبی توضیح می دهد. آنها می توانند کاهش عملکرد کلی را کاهش دهند و تشخیص خطا را در هنگام مرتبط با برنامه های کاربردی اجرا شده در پردازنده های تعبیه شده افزایش دهند. پوشش با بحث گسترده ای در مورد آخرین وضعیت فعلی در تکنیک های تحمل خطا آغاز می شود. سپس نویسندگان بهترین مبادله بین تکنیکهای مبتنی بر نرمافزار و سختافزار را مورد بحث قرار میدهند و تکنیکهای ترکیبی جدید را معرفی میکنند. تکنیکهای پیشنهادی نرخ تشخیص خطا موجود را تا 100% افزایش میدهند، در حالی که هزینههای سربار عملکرد پایین را در منطقه و زمان اجرای برنامه حفظ میکنند.
This book describes fault tolerance techniques based on software and hardware to create hybrid techniques. They are able to reduce overall performance degradation and increase error detection when associated with applications implemented in embedded processors. Coverage begins with an extensive discussion of the current state-of-the-art in fault tolerance techniques. The authors then discuss the best trade-off between software-based and hardware-based techniques and introduce novel hybrid techniques. Proposed techniques increase existing fault detection rates up to 100%, while maintaining low performance overheads in area and application execution time.
Front Matter....Pages i-xviii
Introduction....Pages 1-5
Background....Pages 7-18
Fault Tolerance Techniques for Processors....Pages 19-28
Proposed Techniques to Detect Transient Faults in Processors....Pages 29-61
Simulation Fault Injection Experimental Results....Pages 63-68
Configuration Bitstream Fault Injection Experimental Results....Pages 69-74
Radiation Experimental Results....Pages 75-84
Conclusions and Future Work....Pages 85-87
Back Matter....Pages 89-94