دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Thomas M. Conte (auth.), Koen De Bosschere, David Kaeli, Per Stenström, David Whalley, Theo Ungerer (eds.) سری: Lecture Notes in Computer Science 4367 ISBN (شابک) : 9783540693376, 9783540693383 ناشر: Springer-Verlag Berlin Heidelberg سال نشر: 2007 تعداد صفحات: 297 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 5 مگابایت
کلمات کلیدی مربوط به کتاب معماری ها و کامپایلرهای جاسازی شده با کارایی بالا: دومین کنفرانس بین المللی، HiPEAC 2007، گنت، بلژیک، 28-30 ژانویه 2007. مجموعه مقالات: ساختارهای حسابی و منطقی، معماری پردازنده، ارتباطات ورودی/خروجی و داده، طراحی منطقی، شبکه های ارتباطی کامپیوتری، زبان های برنامه نویسی، کامپایلرها، مترجمان
در صورت تبدیل فایل کتاب High Performance Embedded Architectures and Compilers: Second International Conference, HiPEAC 2007, Ghent, Belgium, January 28-30, 2007. Proceedings به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب معماری ها و کامپایلرهای جاسازی شده با کارایی بالا: دومین کنفرانس بین المللی، HiPEAC 2007، گنت، بلژیک، 28-30 ژانویه 2007. مجموعه مقالات نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب مجموعه مقالات داوری دومین کنفرانس بین المللی معماری و کامپایلرهای جاسازی شده با کارایی بالا، HiPEAC 2007، در گنت، بلژیک، در ژانویه 2007 برگزار شد.
19 مقاله کامل اصلاح شده همراه با ارائه شده است. یک مقاله کلیدی دعوت شده به دقت بررسی و از بین 65 مقاله ارسالی انتخاب شد. این مقالات در بخشهای موضوعی در مورد سیستمهای حافظه جاسازی شده ایمن و کم مصرف، بهینهسازی معماری/کامپایلر برای پردازش جاسازی شده کارآمد، ریزمعماریهای تطبیقی، تکنیکهای ارزیابی معماری، تولید برنامههای کاربردی تعبیهشده کارآمد، و همچنین بهینهسازیها و معاوضههای معماری برای سیستمهای تعبیهشده سازماندهی شدهاند.
This book constitutes the refereed proceedings of the Second International Conference on High Performance Embedded Architectures and Compilers, HiPEAC 2007, held in Ghent, Belgium, in January 2007.
The 19 revised full papers presented together with one invited keynote paper were carefully reviewed and selected from 65 submissions. The papers are organized in topical sections on secure and low-power embedded memory systems, architecture/compiler optimizations for efficient embedded processing, adaptive microarchitectures, architecture evaluation techniques, generation of efficient embedded applications, as well as optimizations and architectural tradeoffs for embedded systems.
Front Matter....Pages -
Front Matter....Pages 1-1
Keynote: Insight, Not (Random) Numbers: An Embedded Perspective....Pages 3-3
Front Matter....Pages 5-5
Compiler-Assisted Memory Encryption for Embedded Processors....Pages 7-22
Leveraging High Performance Data Cache Techniques to Save Power in Embedded Systems....Pages 23-37
Applying Decay to Reduce Dynamic Power in Set-Associative Caches....Pages 38-53
Front Matter....Pages 55-55
Virtual Registers: Reducing Register Pressure Without Enlarging the Register File....Pages 57-70
Bounds Checking with Taint-Based Analysis....Pages 71-86
Reducing Exit Stub Memory Consumption in Code Caches....Pages 87-101
Front Matter....Pages 103-103
Reducing Branch Misprediction Penalties Via Adaptive Pipeline Scaling....Pages 105-119
Fetch Gating Control Through Speculative Instruction Window Weighting....Pages 120-135
Dynamic Capacity-Speed Tradeoffs in SMT Processor Caches....Pages 136-150
Branch History Matching: Branch Predictor Warmup for Sampled Simulation....Pages 153-167
Sunflower : Full-System, Embedded Microarchitecture Evaluation....Pages 168-182
Efficient Program Power Behavior Characterization....Pages 183-197
Front Matter....Pages 199-199
Performance/Energy Optimization of DSP Transforms on the XScale Processor....Pages 201-214
Arx: A Toolset for the Efficient Simulation and Direct Synthesis of High-Performance Signal Processing Algorithms....Pages 215-226
A Throughput-Driven Task Creation and Mapping for Network Processors....Pages 227-241
Front Matter....Pages 243-243
MiDataSets: Creating the Conditions for a More Realistic Evaluation of Iterative Optimization....Pages 245-260
Evaluation of Offset Assignment Heuristics....Pages 261-275
Customizing the Datapath and ISA of Soft VLIW Processors....Pages 276-290
Instruction Set Extension Generation with Considering Physical Constraints....Pages 291-305
Back Matter....Pages -