دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Daniel D. Gajski (auth.), Raul Camposano, Wayne Wolf (eds.) سری: The Springer International Series in Engineering and Computer Science 136 ISBN (شابک) : 9781461367710, 9781461539667 ناشر: Springer US سال نشر: 1991 تعداد صفحات: 394 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 17 مگابایت
در صورت تبدیل فایل کتاب High-Level VLSI Synthesis به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب سنتز سطح بالا VLSI نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
زمان سنتز در سطح بالا فرا رسیده است. هنگامی که تحقیق در مورد سنتز سخت افزار از توصیفات انتزاعی و برنامه مانند در اوایل دهه 1970 آغاز شد، هیچ مسیر خودکاری از طراحی انتقال ثبات تولید شده توسط سنتز سطح بالا تا اجرای کامل سخت افزار وجود نداشت. در نتیجه، اندازهگیری اثربخشی روشهای سنتز سطح بالا بسیار دشوار بود. همچنین توجیه نیاز به خودکارسازی طراحی معماری در زمانی که طراحی سطح پایین باید به صورت دستی انجام می شد برای کاربران دشوار بود. تکنیکهای پیشرفتهتر CAD امروزی کمک میکند شکاف بین یک طراحی سنتز خودکار و یک طراحی قابل ساخت را کاهش دهد. فشارهای بازار، طراحان سن را تشویق میکند تا از همه ابزارهای خودکار استفاده کنند. سنتز چیدمان، سنتز منطق، و ژنراتورهای تخصصی مسیر داده، اجرای سریع طراحی انتقال ثبت در سیلیکون را امکان پذیر میسازد و به طراحان زمان بیشتری برای بررسی پیشرفتهای معماری میدهد. همانطور که طراحی IC خودکارتر می شود، مشتریان خواسته های خود را افزایش می دهند. طراحان پیشرو امروزی که از سیستمهای سنتز منطقی استفاده میکنند، خود را آموزش میدهند تا مصرفکنندگان فردای سیستمهای سنتز سطح بالا باشند. نیاز به چرخش بسیار سریع، بازار ساخت رقابتی WhlCh، تولید ASIC در مقادیر کم را ممکن میسازد، و پیچیدگی روزافزون سیستمهای در حال طراحی، همگی باعث میشوند که خودکار طراحی سطح بالاتر اجتنابناپذیر باشد.
The time has come for high-level synthesis. When research into synthesizing hardware from abstract, program-like de scriptions started in the early 1970' s, there was no automated path from the register transfer design produced by high-level synthesis to a complete hardware imple mentation. As a result, it was very difficult to measure the effectiveness of high level synthesis methods; it was also hard to justify to users the need to automate architecture design when low-level design had to be completed manually. Today's more mature CAD techniques help close the gap between an automat ically synthesized design and a manufacturable design. Market pressures encour age designers to make use of any and all automated tools. Layout synthesis, logic synthesis, and specialized datapath generators make it feasible to quickly imple ment a register-transfer design in silicon,leaving designers more time to consider architectural improvements. As IC design becomes more automated, customers are increasing their demands; today's leading edge designers using logic synthesis systems are training themselves to be tomorrow's consumers of high-level synthe sis systems. The need for very fast turnaround, a competitive fabrication market WhlCh makes small-quantity ASIC manufacturing possible, and the ever growing co:n plexity of the systems being designed, all make higher-level design automaton inevitable.
Front Matter....Pages i-x
Essential Issues and Possible Solutions in High-Level Synthesis....Pages 1-26
Architectural synthesis for medium and high throughput signal processing with the new Cathedral environment....Pages 27-54
PISYN — High-Level Synthesis of Application Specific Pipelined Hardware....Pages 55-78
The IBM High-Level Synthesis System....Pages 79-104
MICON: Automated Design of Computer Systems....Pages 105-125
Cyber: High Level Synthesis System from Software into ASIC....Pages 127-151
Specification and Synthesis of Interface Logic....Pages 153-176
Synthesis of ASICs with Hercules and Hebe....Pages 177-203
Synthesis From Pure Behavioral Descriptions....Pages 205-229
Architectural Optimization Methods for Control-Dominated Machines....Pages 231-254
Global Scheduling and Allocation Algorithms in the HAL System....Pages 255-281
High Level Synthesis in the THEDA System....Pages 283-306
Industrial Uses of the System Architect’s Workbench....Pages 307-329
Unified System Construction (USC)....Pages 331-354
Scheduling and Assignment in High Level Synthesis....Pages 355-382
Back Matter....Pages 383-390