دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Dr. Marc Boulé, Professor Zeljko Zilic (auth.) سری: ISBN (شابک) : 9781402085857, 9781402085864 ناشر: Springer Netherlands سال نشر: 2008 تعداد صفحات: 288 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 5 مگابایت
کلمات کلیدی مربوط به کتاب ایجاد بررسیکنندههای ادعای سختافزار: برای تأیید سختافزار، شبیهسازی، اشکالزدایی پس از ساخت و نظارت بر خط: مدارها و سیستم ها، زبان های برنامه نویسی، کامپایلرها، مترجمان
در صورت تبدیل فایل کتاب Generating Hardware Assertion Checkers: For Hardware Verification, Emulation, Post-Fabrication Debugging and On-Line Monitoring به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب ایجاد بررسیکنندههای ادعای سختافزار: برای تأیید سختافزار، شبیهسازی، اشکالزدایی پس از ساخت و نظارت بر خط نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
طراحی مبتنی بر ادعا یک پارادایم جدید قدرتمند است که بهبود کیفیت در طراحی الکترونیکی را تسهیل میکند. ادعاها عباراتی هستند که برای توصیف ویژگیهای طرح (به عنوان مثال، قصد طراحی) استفاده میشوند، که میتوانند برای بررسی فعال صحت در طول چرخه طراحی و حتی چرخه عمر محصول گنجانده شوند. با ظهور دو زبان جدید، PSL و SVA، ادعاهایی در حال حاضر برای بهبود کیفیت و بهرهوری تأیید آغاز شدهاند.
این اولین کتابی است که دیدگاهی «در زیر سر» از تولید چککنندههای ادعا ارائه میکند. ، و به این ترتیب دیدگاه منحصر به فرد و ثابتی را در مورد استفاده از ادعاها در زمینه های اصلی، مانند: مشخصات، تأیید، اشکال زدایی، نظارت بر خط و بهبود کیفیت طراحی ارائه می دهد. روشی یکپارچه، در نتیجه یادگیری و استفاده بهتر از زبانهای ادعایی مدرن را تسهیل میکند، با تمرکز بر به دست آوردن بالاترین عملکرد از چکرزهای ادعایی. تکنیک ها توضیح داده شده است. شامل نمونه هایی از مدارهای عملی (PCI، AMBA، Wishbone-PIC، خط لوله CPU) و ترکیب بررسی کننده ادعای آنها می باشد.
Assertion-based design is a powerful new paradigm that is facilitating quality improvement in electronic design. Assertions are statements used to describe properties of the design (I.e., design intent), that can be included to actively check correctness throughout the design cycle and even the lifecycle of the product. With the appearance of two new languages, PSL and SVA, assertions have already started to improve verification quality and productivity.
This is the first book that presents an “under-the-hood” view of generating assertion checkers, and as such provides a unique and consistent perspective on employing assertions in major areas, such as: specification, verification, debugging, on-line monitoring and design quality improvement.
The PSL and SVA languages are treated in a unified way, thereby facilitating better learning and usage of the modern assertion languages, with a focus on obtaining the highest performance from assertion checkers.
The obtained checkers are thoroughly benchmarked and verified, while formal proofs using automated reasoning techniques are explained. Included are examples of practical circuits (PCI, AMBA, Wishbone-PIC, CPU Pipeline) and their assertion checker synthesis.
Front Matter....Pages i-xx
Introduction....Pages 1-11
Assertions and the Verification Landscape....Pages 13-35
Basic Techniques Behind Assertion Checkers....Pages 37-54
PSL and SVA Assertion Languages....Pages 55-82
Automata for Assertion Checkers....Pages 83-103
Construction of PSL Assertion Checkers....Pages 105-154
Enhanced Features and Uses of PSL Checkers....Pages 155-178
Evaluating and Verifying PSL Assertion Checkers....Pages 179-205
Checkers for SystemVerilog Assertions....Pages 207-249
Conclusions and Future Work....Pages 251-257
Back Matter....Pages 259-279