دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Kai-hui Chang, Igor L. Markov, Valeria Bertacco (auth.) سری: Lecture Notes in Electrical Engineering 32 ISBN (شابک) : 9781402093647, 9781402093654 ناشر: Springer Netherlands سال نشر: 2009 تعداد صفحات: 212 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 5 مگابایت
در صورت تبدیل فایل کتاب Functional Design Errors in Digital Circuits: Diagnosis, Correction and Repair به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب خطاهای طراحی عملکردی در مدارهای دیجیتال: تشخیص ، تصحیح و تعمیر نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
با توجه به افزایش چشمگیر پیچیدگی طراحی، مدارهای مدرن اغلب با خطاهای عملکردی تولید می شوند. در حالی که بهبود در راستیآزمایی به مهندسان اجازه میدهد تا خطاهای بیشتری را پیدا کنند، رفع این خطاها همچنان یک کار دستی و چالش برانگیز است. خطاهای طراحی عملکردی در تشخیص مدارهای دیجیتال طیف وسیعی از روشهای نوآورانه را برای خودکارسازی فرآیند اشکالزدایی در طول جریان طراحی پوشش میدهد: از سطح ثبت-انتقال (RTL) تا قالب سیلیکونی. به طور خاص، این کتاب شرح می دهد: (1) تکنیک هایی برای به حداقل رساندن ردیابی اشکال که اشکال زدایی را ساده می کند. (2) یک روش تشخیص خطای RTL که مستقیماً علت اصلی خطاها را شناسایی می کند. (3) یک چارچوب تعمیر خطا با هدایت مثال متقابل برای رفع خودکار خطاها در طراحیهای سطح دروازه و RTL. (4) یک فناوری سیم کشی مجدد مبتنی بر تقارن برای رفع خطاهای الکتریکی. (5) یک سیستم تأیید افزایشی برای سنتز فیزیکی. و (6) یک چارچوب یکپارچه برای اشکال زدایی و تعمیر طرح بندی پس از سیلیکون. علاوه بر این، خطاهای طراحی عملکردی در تشخیص مدارهای دیجیتال ارزیابی جامعی از روشهای درج سلول یدکی را توصیف میکند. راهحلهای ارائهشده در این کتاب میتواند تلاشهای رفع اشکال را تا حد زیادی کاهش دهد، کیفیت طراحی را افزایش دهد و در نهایت امکان طراحی و ساخت دستگاههای الکترونیکی قابل اعتمادتر را فراهم کند.
Due to the dramatic increase in design complexity, modern circuits are often produced with functional errors. While improvements in verification allow engineers to find more errors, fixing these errors remains a manual and challenging task. Functional Design Errors in Digital Circuits Diagnosis covers a wide spectrum of innovative methods to automate the debugging process throughout the design flow: from Register-Transfer Level (RTL) all the way to the silicon die. In particular, this book describes: (1) techniques for bug trace minimization that simplify debugging; (2) an RTL error diagnosis method that identifies the root cause of errors directly; (3) a counterexample-guided error-repair framework to automatically fix errors in gate-level and RTL designs; (4) a symmetry-based rewiring technology for fixing electrical errors; (5) an incremental verification system for physical synthesis; and (6) an integrated framework for post-silicon debugging and layout repair. In addition, Functional Design Errors in Digital Circuits Diagnosis describes a comprehensive evaluation of spare-cell insertion methods. The solutions provided in this book can greatly reduce debugging effort, enhance design quality, and ultimately enable the design and manufacture of more reliable electronic devices.
Front Matter....Pages I-XXIV
Front Matter....Pages 1-1
Introduction....Pages 3-12
Current Landscape in Design and Verification....Pages 13-24
Finding Bugs and Repairing Circuits....Pages 25-33
Front Matter....Pages 35-35
Circuit Design and Verification Methodologies....Pages 37-41
Counterexample-Guided Error-Repair Framework....Pages 43-49
Signature-Based Resynthesis Techniques....Pages 51-56
Symmetry-Based Rewiring....Pages 57-74
Front Matter....Pages 75-75
Bug Trace Minimization....Pages 77-103
Functional Error Diagnosis and Correction....Pages 105-131
Incremental Verification for Physical Synthesis....Pages 133-146
Post-Silicon Debugging and Layout Repair....Pages 147-166
Methodologies for Spare-Cell Insertion....Pages 167-182
Conclusions....Pages 183-185
Back Matter....Pages 187-200