دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1
نویسندگان: Shi-Yu Huang. Kwang-Ting (Tim) Cheng (auth.)
سری: Frontiers in Electronic Testing 12
ISBN (شابک) : 9781461376064, 9781461556930
ناشر: Springer US
سال نشر: 1998
تعداد صفحات: 237
زبان: English
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود)
حجم فایل: 7 مگابایت
کلمات کلیدی مربوط به کتاب بررسی عدالت انطباق و طراحی اشکال زدایی: مدارها و سیستم ها، روش های محاسباتی، مهندسی برق، مهندسی به کمک کامپیوتر (CAD، CAE) و طراحی
در صورت تبدیل فایل کتاب Formal Equivalence Checking and Design Debugging به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب بررسی عدالت انطباق و طراحی اشکال زدایی نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
بررسی هم ارزی رسمی و اشکال زدایی طراحی دو موضوع اصلی
را در تأیید طراحی پوشش می دهد: بررسی معادل سازی منطقی و اشکال
زدایی طراحی. بخش اول کتاب مشکلات طراحی را که نیاز به بررسی هم
ارزی منطقی دارند بررسی میکند و فناوریهای زیربنایی را که
برای حل آنها استفاده میشوند، توصیف میکند. برخی از رویکردهای
جدید به مشکلات تأیید اصلاحات طراحی پس از تبدیلهای متوالی
فشرده مانند زمانبندی مجدد به تفصیل شرح داده شدهاند.
بخش دوم کتاب به بررسی کامل ادبیات قبلی و اخیر در مورد تشخیص
خطای طراحی و تصحیح خطای طراحی میپردازد. این بخش همچنین تجزیه
و تحلیل عمیقی از الگوریتمهای مورد استفاده در دو برنامه
نرمافزار اشکالزدایی منطقی، ErrorTracer و AutoFix که توسط
نویسندگان توسعه داده شدهاند، ارائه میکند.
از پیشگفتار:
«با اتخاذ رویکرد نشانه استاتیک برای تأیید اجرای
مدار، مدار مجتمع ویژه برنامه (ASIC) صنعت اولین انقلاب روش
شناختی رادیکال را از زمان پذیرش سنتز منطق تجربه خواهد کرد.
بررسی هم ارزی یکی از دو عنصر حیاتی این انقلاب روش شناختی است.
این کتاب برای طراحانی که به دنبال درک بهتر مکانیک بررسی هم
ارزی هستند و یا برای محقق CAD که مایل به بررسی مشکلات
تحقیقاتی با انگیزه خوبی مانند بررسی هم ارزی طرحهای بهنگام
شده یا تشخیص خطا در مدارهای متوالی است، به موقع است.'
کورت کوتزر، دانشگاه کالیفرنیا، برکلی
Formal Equivalence Checking and Design Debugging
covers two major topics in design verification: logic
equivalence checking and design debugging. The first part of
the book reviews the design problems that require logic
equivalence checking and describes the underlying
technologies that are used to solve them. Some novel
approaches to the problems of verifying design revisions
after intensive sequential transformations such as retiming
are described in detail.
The second part of the book gives a thorough survey of
previous and recent literature on design error diagnosis and
design error correction. This part also provides an in-depth
analysis of the algorithms used in two logic debugging
software programs, ErrorTracer and AutoFix, developed by the
authors.
From the Foreword:
`With the adoption of the static sign-off approach
to verifying circuit implementations the application-specific
integrated circuit (ASIC) industry will experience the first
radical methodological revolution since the adoption of logic
synthesis. Equivalence checking is one of the two critical
elements of this methodological revolution. This book is
timely for either the designer seeking to better understand
the mechanics of equivalence checking or for the CAD
researcher who wishes to investigate well-motivated research
problems such as equivalence checking of retimed designs or
error diagnosis in sequential circuits.'
Kurt Keutzer, University of California, Berkeley
Front Matter....Pages i-xviii
Introduction....Pages 1-14
Front Matter....Pages 15-15
Symbolic Verification....Pages 17-37
Incremental Verification for Combinational Circuits....Pages 39-60
Incremental Verification for Sequential Circuits....Pages 61-90
AQUILA: A Local BDD-based Equivalence Verifier....Pages 91-109
Algorithm for Verifying Retimed Circuits....Pages 111-121
RTL-to-Gate Verification....Pages 123-136
Front Matter....Pages 137-137
Introduction to Logic Debugging....Pages 139-157
ErrorTracer: Error Diagnosis by Fault Simulation....Pages 159-174
Extension to Sequential Error Diagnosis....Pages 175-187
Incremental Logic Rectification....Pages 189-209
Back Matter....Pages 211-229