دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: نویسندگان: Pavan P., Larcher L., Marmiroli A. سری: ISBN (شابک) : 1402026137 ناشر: سال نشر: 2004 تعداد صفحات: 148 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 3 مگابایت
در صورت تبدیل فایل کتاب Floating Gate Devices: Operation and Compact Modeling به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب شناور دستگاه های دروازه: عملکرد و مدل سازی فشرده نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
دستگاه های دروازه شناور: عملیات و مدل سازی فشرده بر عملیات استاندارد و مدل سازی فشرده دستگاه های حافظه بر اساس معماری دروازه شناور متمرکز است. دستگاه های Floating Gate بلوک های سازنده حافظه های Flash، EPROM، EEPROM هستند. فلش مموری ها، که همه کاره ترین حافظه های غیر فرار هستند، به طور گسترده برای ذخیره کد (BIOS، پروتکل ارتباطی، کد شناسایی) و داده ها (هارد دیسک های حالت جامد، کارت های فلش برای دوربین های دیجیتال،) استفاده می شود. دستگاه های حافظه شناور گیت در سطوح مختلف - از ساختارهای آزمایشی گرفته تا طراحی مدارهای پیچیده - توضیحات اساسی در مورد فیزیک و فناوری دستگاه و همچنین مسائل مداری که باید هنگام توسعه یک دستگاه جدید به طور کامل درک شوند، پیدا خواهند کرد. مهندسان دستگاه از این کتاب برای یافتن مدل های ساده شده برای طراحی مراحل فرآیند جدید یا معماری های جدید استفاده خواهند کرد. طراحان مدار نظریه اساسی را برای درک استفاده از مدلهای فشرده برای اعتبارسنجی مدارها در برابر تغییرات فرآیند و ارزیابی تأثیر تغییرات پارامترها بر عملکرد مدار پیدا خواهند کرد. دستگاههای دروازه شناور: عملیات و مدلسازی فشرده ابزاری اساسی برای طراحی است. نسل بعدی دستگاه های حافظه مبتنی بر فناوری FG.
Floating Gate Devices: Operation and Compact Modeling focuses on standard operations and compact modeling of memory devices based on Floating Gate architecture. Floating Gate devices are the building blocks of Flash, EPROM, EEPROM memories. Flash memories, which are the most versatile nonvolatile memories, are widely used to store code (BIOS, Communication protocol, Identification code,) and data (solid-state Hard Disks, Flash cards for digital cameras,).The reader, who deals with Floating Gate memory devices at different levels - from test-structures to complex circuit design - will find an essential explanation on device physics and technology, and also circuit issues which must be fully understood while developing a new device. Device engineers will use this book to find simplified models to design new process steps or new architectures. Circuit designers will find the basic theory to understand the use of compact models to validate circuits against process variations and to evaluate the impact of parameter variations on circuit performances.Floating Gate Devices: Operation and Compact Modeling is meant to be a basic tool for designing the next generation of memory devices based on FG technologies.
Team DDU......Page 1
Contents......Page 6
Contributing Authors......Page 10
Preface......Page 12
Foreword......Page 16
1. COMPACT MODELING......Page 18
1.1 General concepts and definitions......Page 19
1.2 The Compact Modeling of a Floating Gate Device......Page 21
2. SEMICONDUCTOR MEMORIES......Page 23
3. FLOATING GATE DEVICES......Page 24
4. FIRST COMMERCIAL DEVICES AND PRODUCTS......Page 26
5. EVOLUTION......Page 27
6.1 Applications......Page 29
6.2 Market highlights......Page 30
REFERENCES......Page 31
1.1 Introduction......Page 34
1.2 Lithography......Page 35
1.3 Field isolation......Page 38
1.5 Ion Implantation, Deposition, Etching, Chemical Mechanical Polishing, Metallization......Page 39
2.1 Charge injection mechanisms......Page 41
2.2 Channel Hot Electron current......Page 42
2.4 Fowler-Nordheim Tunneling Current......Page 44
3. DISTURBS AND RELIABILITY......Page 46
3.2 Retention......Page 47
3.4 Erase Distribution......Page 49
3.5 Scaling issues......Page 50
REFERENCES......Page 51
1. TRADITIONAL FG DEVICE MODELS......Page 54
1.1 The classical FG voltage calculation method......Page 55
1.2 Drain current calculation......Page 56
1.3 Limits of the capacitive coupling coefficient method......Page 57
1.3.1 The capacitive coupling coefficient extraction procedure......Page 58
1.3.2 The bias dependence of the capacitive coupling coefficients......Page 59
2. THE CHARGE BALANCE MODEL......Page 60
2.1 The Floating Gate voltage calculation procedure......Page 62
2.3 Parameter extraction......Page 63
3. SIMULATION RESULTS......Page 64
REFERENCES......Page 71
1. MODELS PROPOSED IN THE LITERATURE......Page 74
2. THE CHARGE BALANCE MODEL: THE EXTENSION TO TRANSIENT CONDITIONS......Page 77
3.1 Theory and compact modeling......Page 78
3.1.1 Charge quantization effects on oxide barrier height......Page 80
3.1.2 The oxide field calculation......Page 82
3.2 Simulation Results......Page 87
4.1 Theory and Compact Modeling......Page 91
4.1.1 The "lucky-electron" model......Page 92
4.1.2 Alternative CHE current models......Page 94
4.2 Simulation Results......Page 97
4.3 CHISEL current modeling......Page 99
REFERENCES......Page 100
1. RELIABILITY PREDICTION......Page 104
1.1 SILC impact on FG memory reliability......Page 105
1.1.1 SILC models proposed in the literature......Page 106
1.2 Examples of FG memory device reliability predictions:EEPROM data retention......Page 108
2. STATISTICS......Page 114
REFERENCES......Page 116
1. BASIC ELEMENTS......Page 120
1.1 Read biasing......Page 121
1.2 Program biasing......Page 122
1.3 Erase biasing......Page 123
2. MAIN BUILDING BLOCKS OF THE DEVICE......Page 124
3. MATRIX AND DECODERS......Page 130
4.1 Read......Page 133
4.2 Redundancy Read......Page 135
4.4 Erase......Page 137
5. DMA TEST......Page 139
Acknowledgement......Page 142
References......Page 143
Acknowledgments......Page 148