ورود به حساب

نام کاربری گذرواژه

گذرواژه را فراموش کردید؟ کلیک کنید

حساب کاربری ندارید؟ ساخت حساب

ساخت حساب کاربری

نام نام کاربری ایمیل شماره موبایل گذرواژه

برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید


09117307688
09117179751

در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید

دسترسی نامحدود

برای کاربرانی که ثبت نام کرده اند

ضمانت بازگشت وجه

درصورت عدم همخوانی توضیحات با کتاب

پشتیبانی

از ساعت 7 صبح تا 10 شب

دانلود کتاب ESD: Failure Mechanisms and Models

دانلود کتاب ESD: مکانیسم ها و مدل های شکست

ESD: Failure Mechanisms and Models

مشخصات کتاب

ESD: Failure Mechanisms and Models

دسته بندی: الکترونیک
ویرایش: 1 
نویسندگان:   
سری:  
ISBN (شابک) : 0470511370, 9780470511374 
ناشر: Wiley 
سال نشر: 2009 
تعداد صفحات: 410 
زبان: English 
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) 
حجم فایل: 17 مگابایت 

قیمت کتاب (تومان) : 33,000



ثبت امتیاز به این کتاب

میانگین امتیاز به این کتاب :
       تعداد امتیاز دهندگان : 13


در صورت تبدیل فایل کتاب ESD: Failure Mechanisms and Models به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.

توجه داشته باشید کتاب ESD: مکانیسم ها و مدل های شکست نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.


توضیحاتی در مورد کتاب ESD: مکانیسم ها و مدل های شکست

مکانیسم‌های خرابی تخلیه الکترواستاتیک (ESD) همچنان بر اجزای نیمه‌رسانا و سیستم‌ها تأثیر می‌گذارد، زیرا فناوری‌ها از میکرو تا نانو الکترونیک مقیاس می‌شوند.

این کتاب استرس بیش از حد الکتریکی، ESD، و اتصال را از روی یک تحلیل شکست و رویکرد مطالعه موردی مورد مطالعه قرار می‌دهد. این بینش روشنی از فیزیک خرابی از منظر کلی ارائه می دهد و به دنبال آن مکانیسم های خرابی در فناوری ها، مدارها و سیستم های خاص بررسی می شود. این کتاب از نظر پوشش مکانیزم خرابی و راه‌حل‌های عملی برای رفع مشکل از طریق یک روش فناوری یا مدار منحصربه‌فرد است.

برای پوشش گسترده در این زمینه به داخل نگاه کنید:

  • ابزارهای تجزیه و تحلیل شکست، خرابی EOS و ESD منابع و مدل های خرابی فناوری نیمه هادی، و نحوه استفاده از تجزیه و تحلیل شکست برای طراحی اجزا و سیستم های نیمه هادی قوی تر؛
  • مدل ها و فناوری های الکترو حرارتی. فن آوری های پیشرفته مورد بحث شامل CMOS، BiCMOS، سیلیکون روی عایق (SOI)، فناوری دوقطبی، CMOS ولتاژ بالا (HVCMOS)، RF CMOS، برق هوشمند، آرسنید گالیم (GaAs)، نیترید گالیم (GaN)، مقاومت مغناطیسی (MR)، مقاومت مغناطیسی غول پیکر (GMR)، مقاومت مغناطیسی تونل زنی (TMR)،  دستگاه ها؛ سیستم‌های میکرو الکترومکانیکی (MEM) و ماسک‌های عکس و رتیکول‌ها؛
  • روشهای عملی برای استفاده از تجزیه و تحلیل شکست برای درک عملکرد مدار ESD، تجزیه و تحلیل دما، توزیع توان، توسعه قاعده زمین، توزیع باس داخلی، تجزیه و تحلیل مسیر جریان، معیارهای کیفیت، (اتصال تحلیل نظری به عملی)؛
  • شکست هر عنصر کلیدی یک فناوری از غیرفعال، عناصر فعال به مدار، زیر سیستم به بسته، که با مطالعات موردی عناصر، مدارها و سیستم روی تراشه (SOC) در محصولات امروزی مشخص شده است.

ESD: Failure Mechanisms and Models ادامه مجموعه کتاب های نویسنده در مورد حفاظت از ESD است. این یک مرجع ضروری و یک بینش مفید در مورد مسائلی است که با ورود به عصر نانو الکترونیک با فناوری مدرن روبرو هستیم.


توضیحاتی درمورد کتاب به خارجی

Electrostatic discharge (ESD) failure mechanisms continue to impact semiconductor components and systems as technologies scale from micro- to nano-electronics.

This book studies electrical overstress, ESD, and latchup from a failure analysis and case-study approach. It provides a clear insight into the physics of failure from a generalist perspective, followed by investigation of failure mechanisms in specific technologies, circuits, and systems. The book is unique in covering both the failure mechanism and the practical solutions to fix the problem from either a technology or circuit methodology.

Look inside for extensive coverage on:

  • failure analysis tools, EOS and ESD failure sources and failure models of semiconductor technology, and how to use failure analysis to design more robust semiconductor components and systems;
  • electro-thermal models and technologies; the state-of-the-art technologies discussed include CMOS, BiCMOS, silicon on insulator (SOI), bipolar technology, high voltage CMOS (HVCMOS), RF CMOS, smart power,  gallium arsenide (GaAs), gallium nitride (GaN), magneto-resistive (MR) , giant magneto-resistors (GMR),  tunneling magneto-resistor (TMR),  devices; micro electro-mechanical (MEM) systems, and  photo-masks and reticles; 
  • practical methods to use failure analysis for the understanding of ESD circuit operation, temperature analysis, power distribution, ground rule development, internal bus distribution, current path analysis, quality metrics, (connecting the theoretical to the practical analysis);
  • the failure of each key element of a technology from passives, active elements to the circuit, sub-system to package, highlighted by case studies of the elements, circuits and system-on-chip (SOC) in today’s  products. 

ESD: Failure Mechanisms and Models is a continuation of the author’s series of books on ESD protection. It is an essential reference and a useful insight into the issues that confront modern technology as we enter the Nano-electronic era.



فهرست مطالب

About the Author.

Preface.

Acknowledgments.

1 Failure Analysis and ESD.

1.1 Introduction.

1.2 ESD Failure: How Do Micro-electronic Devices Fail?.

1.3 Sensitivity of Semiconductor Components.

1.4 How Do Semiconductor Chips Fail––Are the Failures Random or Systematic?.

1.5 Closing Comments and Summary.

Problems.

References.

2 Failure Analysis Tools, Models, and Physics of Failure.

2.1 FA Techniques for Evaluation of ESD Events.

2.2 FA Tools.

2.3 ESD Simulation: ESD Pulse Models.

2.4 Electro-Thermal Physical Models.

2.5 Statistical Models for ESD Prediction.

2.6 Closing Comments and Summary.

Problems.

References.

3 CMOS Failure Mechanisms.

3.1 Tables of CMOS ESD Failure Mechanisms.

3.2 LOCOS Isolation-Defined CMOS.

3.3 Shallow Trench Isolation (STI).

3.4 Polysilicon-Defined Devices.

3.5 Lateral Diode with Block Mask.

3.6 MOSFETs.

3.7 Resistors.

3.8 Interconnects: Wires, Vias, and Contacts.

3.9 ESD Failure in CMOS Nanostructures.

3.10 Closing Comments and Summary.

Problems.

References.

4 CMOS Circuits: Receivers and Off-Chip Drivers.

4.1 Tables of CMOS Receiver and OCD ESD Failure Mechanisms.

4.2 Receiver Circuits.

4.3 Receivers Circuits with ESD Networks.

4.4 Receiver Circuits with Half-Pass Transmission Gate.

4.5 Receiver with Full-Pass Transmission Gate.

4.6 Receiver, Half-Pass Transmission Gate, and Keeper Network.

4.7 Receiver Circuit with Pseudo-zero VT Half-Pass Transmission Gate.

4.8 Receiver with Zero VT Transmission Gate.

4.9 Receiver Circuits with Bleed Transistors.

4.10 Receiver Circuits with Test Functions.

4.11 Receiver with Schmitt Trigger Feedback Networks.

4.12 Off-Chip Drivers.

4.13 Single NFET Pull-down OCD.

4.14 Series Cascode MOSFETs.

4.15 I/O Design Considerations and ESD Parasitic Failure Mechanisms.

4.16 Closing Comments and Summary.

Problems.

References.

5 CMOS Integration.

5.1 Table of CMOS Integration ESD Failure Mechanisms.

5.2 Architecture and Design Synthesis-Related Failures.

5.3 Alternate Current Loop.

5.4 Chip Capacitance.

5.5 ESD Power Clamps.

5.6 Intra- and Inter-domain ESD Protection.

5.7 Split Ground Configurations.

5.8 Mixed Voltage Interface.

5.9 Mixed Signal Interface.

5.10 Inter-domain Signal Line ESD Failures.

5.11 Decoupling Capacitors.

5.12 System Clock and Phase-Locked Loop.

5.13 Fuse Networks.

5.14 Bond Pads.

5.15 MOSFET Gate Structure.

5.16 Fill Shapes.

5.17 No Connects.

5.18 Test Circuitry.

5.19 Multi-chip Systems.

5.20 CMOS Latchup Failures.

5.21 Closing Comments and Summary.

Problems.

References.

6 SOI ESD Failure Mechanisms.

6.1 Tables of SOI Device and Integration ESD Failure Mechanisms.

6.2 SOI N-channel MOSFETs.

6.3 SOI Diodes.

6.4 SOI Buried Resistors.

6.5 SOI Failure Mechanisms in 150 nm Technology.

6.6 SOI ESD Failure Mechanisms in 45 nm Technology.

6.7 SOI ESD Failure Mechanisms in 32 nm Technology.

6.8 SOI ESD Failure Mechanisms in 22 nm Technology and the Future.

6.9 SOI Design Synthesis and ESD Failure Mechanisms.

6.10 SOI Integration: ESD Failure Mechanisms.

6.11 Closing Comments and Summary.

Problems.

References.

7 RF CMOS and ESD.

7.1 Tables of RF CMOS ESD Failure Mechanisms.

7.2 RF MOSFET.

7.3 RF Shallow Trench Isolation Diode.

7.4 RF Polysilicon Gated Diode.

7.5 Silicon-Controlled Rectifier.

7.6 Schottky Barrier Diodes.

7.7 Capacitors.

7.8 Resistors.

7.9 Inductors.

7.10 Examples of RF ESD Circuit Failure Mechanisms.

7.11 Closing Comments and Summary.

Problems.

Reference.

8 Micro-electromechanical Systems.

8.1 Table of MEM Failure Mechanisms.

8.2 Electrostatically Actuated Devices.

8.3 Micro-mechanical Engines.

8.4 Torsional Ratcheting Actuator.

8.5 Electromagnetic Micro-power Generators.

8.6 MEM Inductors.

8.7 Electrostatically Actuated Variable Capacitor.

8.8 Micro-mechanical Switches.

8.9 RF MEM Switch.

8.10 Micro-mechanical Mirrors.

8.11 Electrostatically Actuated Torsional Micro-mirrors.

8.12 Closing Comments and Summary.

Problems.

References.

9 Gallium Arsenide.

9.1 Tables of GaAs-Based ESD Failure Mechanisms.

9.2 GaAs Technology.

9.3 GaAs Energy-to-failure and Power-to-failure.

9.4 GaAs ESD Failures in Active and Passive Elements.

9.5 GaAs HBT Devices.

9.6 GaAs HBT-Based Passive Elements.

9.7 GaAs PHEMT Devices.

9.8 GaAs Power Amplifiers.

9.9 InGaAs.

9.10 Gallium Nitride.

9.11 InP and ESD.

9.12 Closing Comments and Summary.

Problems.

References.

10 Smart Power, LDMOS, and BCD Technology.

10.1 Tables of LDMOS ESD Failure Mechanisms.

10.2 LOCOS-Defined LDMOS Devices.

10.3 STI-Defined LDMOS Devices.

10.4 STI-Defined Isolated LDMOS Transistors.

10.5 LDMOS Transistors: ESD Electrical Measurements.

10.6 LDMOS-Based ESD Networks.

10.7 LDMOS ESD Failure Mechanisms.

10.8 LDMOS Transistor Design Enhancement.

10.9 Latchup Events in LDMOS and BCD Technology.

10.10 Closing Comments and Summary.

Problems.

References.

11 Magnetic Recording.

11.1 Tables of Magnetic Recording Failure Mechanisms.

11.2 MR Heads.

11.3 Inductive Heads.

11.4 GMR Heads.

11.5 TMR Heads.

11.6 ESD Solutions.

11.7 Closing Comments and Summary.

Problems.

References.

12 Photo-masks and Reticles: Failure Mechanisms.

12.1 Table of Photo-masks ESD Failure Mechanisms.

12.2 Photo-mask Failure Mechanisms.

12.3 Photo-mask Inspection Tools.

12.4 Photo-mask ESD Characterization.

12.5 Electrical Breakdown Versus Gap Spacing.

12.6 Electrical Breakdown in Air: The Townsend Model.

12.7 Electric Breakdown in Air: Toepler’s Spark Law.

12.8 Air Breakdown: The Paschen Breakdown Model.

12.9 Paschen Curve Versus Reticle Breakdown Plot.

12.10 Electrical Model of Photo-mask Breakdown.

12.11 ESD Latent Damage.

12.12 ESD Damage for Single Versus Multiple Events.

12.13 ESD Damage to Anti-reflective Coating.

12.14 ESD Solutions in Photo-masks.

12.15 Closing Comments and Summary.

Problems.

References.

Index.




نظرات کاربران