دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش:
نویسندگان: Baker Mohammad
سری:
ISBN (شابک) : 9781461488804
ناشر: Springer
سال نشر: 2013
تعداد صفحات: 104
زبان: English
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود)
حجم فایل: 10 مگابایت
در صورت ایرانی بودن نویسنده امکان دانلود وجود ندارد و مبلغ عودت داده خواهد شد
در صورت تبدیل فایل کتاب Embedded Memory Design for Multi-Core and Systems on Chip به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب طراحی حافظه جاسازی شده برای چند هسته ای و سیستم های موجود در تراشه نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب معاوضه های مختلفی را که طراحان سیستم ها هنگام طراحی حافظه جاسازی شده با آن مواجه می شوند، شرح می دهد. خوانندگانی که سیستم ها و سیستم های چند هسته ای را روی تراشه طراحی می کنند از بحث در مورد موضوعات مختلف از معماری حافظه، سازماندهی آرایه، تکنیک های طراحی مدار و طراحی برای آزمایش بهره مند خواهند شد. این ارائه یک رویکرد چند رشته ای برای طراحی تراشه را امکان پذیر می کند، که شکاف بین سطح معماری و سطح مدار را به منظور رسیدگی به عملکرد، قابلیت اطمینان و مسائل مربوط به قدرت برای حافظه جاسازی شده پل می کند.
This book describes the various tradeoffs systems designers face when designing embedded memory. Readers designing multi-core systems and systems on chip will benefit from the discussion of different topics from memory architecture, array organization, circuit design techniques and design for test. The presentation enables a multi-disciplinary approach to chip design, which bridges the gap between the architecture level and circuit level, in order to address yield, reliability and power-related issues for embedded memory.
Front Matter....Pages i-xiii
Introduction....Pages 1-11
Cache Architecture and Main Blocks....Pages 13-28
Embedded Memory Hierarchy....Pages 29-35
SRAM-Based Memory Operation and Yield....Pages 37-52
Power and Yield for SRAM Memory....Pages 53-59
Leakage Reduction....Pages 61-68
Embedded Memory Verification....Pages 69-74
Embedded Memory Design Validation and Design For Test....Pages 75-81
Emerging Memory Technology Opportunities and Challenges....Pages 83-89
Back Matter....Pages 91-95