دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: نویسندگان: Boris Murmann, Bernhard E Boser سری: ISBN (شابک) : 1402078404, 1402078390 ناشر: Kluwer Academic Publishers سال نشر: 2004 تعداد صفحات: 176 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 11 مگابایت
در صورت تبدیل فایل کتاب Digitally assisted pipeline ADCs : theory and implementation به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب ADC های خط لوله با کمک دیجیتال: تئوری و پیاده سازی نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
ADC های خط لوله با کمک دیجیتال: تئوری و پیاده سازی فرصت کاهش اتلاف توان ADC را با استفاده از قابلیت های پردازش سیگنال دیجیتال در فناوری مدار مجتمع خط ظریف بررسی می کند. ADC خط لوله با کمک دیجیتال توصیف شده از یک تکنیک شناسایی سیستم مبتنی بر آمار به عنوان یک عنصر قادر به جایگزینی تقویتکنندههای باقیمانده دقیق با مراحل افزایش حلقه باز ساده استفاده میکند. جبران دیجیتالی اعوجاج مدار آنالوگ یک عامل کلیدی در حلقه محدودیت نویز-سرعت-خطی کلاسیک را حذف می کند و در نتیجه کاهش قابل توجه توان را ممکن می سازد. ADC های خط لوله با کمک دیجیتال: تئوری و پیاده سازی به طور مفصل نتایج پیاده سازی و اندازه گیری یک نمونه اولیه اثبات مفهوم 12 بیتی 75 MSample/s را شرح می دهد. مبدل تجربی نسبت به پیاده سازی های معمولی به صرفه جویی در مصرف برق بیش از 60 درصد دست می یابد. ADC های خط لوله با کمک دیجیتال: تئوری و پیاده سازی مورد علاقه محققان و متخصصان علاقه مند به پیشرفت های پیشرفته در تکنیک های تبدیل A/D خواهد بود.
Digitally Assisted Pipeline ADCs: Theory and Implementation explores the opportunity to reduce ADC power dissipation by leveraging digital signal processing capabilities in fine line integrated circuit technology. The described digitally assisted pipelined ADC uses a statistics-based system identification technique as an enabling element to replace precision residue amplifiers with simple open-loop gain stages. The digital compensation of analog circuit distortion eliminates one key factor in the classical noise-speed-linearity constraint loop and thereby enables a significant power reduction. Digitally Assisted Pipeline ADCs: Theory and Implementation describes in detail the implementation and measurement results of a 12-bit, 75-MSample/sec proof-of-concept prototype. The Experimental converter achieves power savings greater than 60% over conventional implementations. Digitally Assisted Pipeline ADCs: Theory and Implementation will be of interest to researchers and professionals interested in advances of state-of-the-art in A/D conversion techniques.
Cover......Page 1
Contents......Page 8
List of Figures......Page 12
List of Tables......Page 16
Acknowledgments......Page 18
Preface......Page 20
1. Motivation......Page 21
2. Overview......Page 22
3. Chapter Organization......Page 24
1. Introduction......Page 25
2. Digital Performance Trends......Page 26
3. ADC Performance Trends......Page 27
1. Introduction......Page 35
2. Basic Device Scaling from a Digital Perspective......Page 36
3. Technology Metrics for Analog Circuits......Page 37
4. Scaling Impact on Matching-Limited Circuits......Page 45
5. Scaling Impact on Noise-Limited Circuits......Page 53
2. Analog Circuit Challenges......Page 63
3. The Cost of Feedback......Page 65
4. Two-Stage Feedback Amplifier vs. Open-Loop Gain Stage......Page 66
5. Discussion......Page 72
1. A Brief Review of Pipelined ADCs......Page 73
2. Conventional Stage Implementation......Page 74
3. Open-Loop Pipeline Stages......Page 75
4. Alternative Transconductor Implementations......Page 80
1. Overview......Page 83
2. Error Model and Digital Correction......Page 85
3. Alternative Error Models......Page 94
1. Introduction......Page 95
2. Modulation Approach......Page 96
3. Required Sub-ADC and Sub-DAC Redundancy......Page 97
4. Parameter Estimation Based on Residue Differences......Page 99
5. Statistics Based Difference Estimation......Page 104
6. Complete Estimation Block......Page 107
7. Simulation Example......Page 110
8. Discussion......Page 117
1. ADC Architecture......Page 121
2. Stage 1......Page 122
3. Stage 2......Page 126
4. Post-Processor......Page 127
1. Layout and Packaging......Page 129
2. Test Setup......Page 131
3. Measured Results......Page 132
4. Post-Processor Complexity......Page 141
1. Summary......Page 143
2. Suggestions for Future Work......Page 144
A-Open-Loop Charge Redistribution......Page 147
B-Estimator Variance......Page 151
1. Time Constant......Page 157
2. Output Variance......Page 158
3. Maximum Gain Parameters......Page 159
References......Page 163
F......Page 173
T......Page 174
V......Page 175