دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش:
نویسندگان: K. C. Chang
سری:
ISBN (شابک) : 0818677163, 9780818677168
ناشر: Ieee Computer Soc Pr
سال نشر: 1997
تعداد صفحات: 363
زبان: English
فرمت فایل : DJVU (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود)
حجم فایل: 3 Mb
در صورت تبدیل فایل کتاب Digital Design and Modeling with VHDL and Synthesis به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب طراحی و مدل سازی دیجیتال با VHDL و سنتز نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
طراحی سیستم های دیجیتال با VHDL و سنتز یک رویکرد یکپارچه به اصول، فرآیندها و پیاده سازی های طراحی دیجیتال ارائه می دهد تا به خواننده کمک کند تا سیستم های بسیار پیچیده تری را در یک چرخه طراحی کوتاه تر طراحی کند. این با معرفی مفاهیم طراحی دیجیتال، کدگذاری VHDL، شبیه سازی VHDL، دستورات سنتز و استراتژی ها با هم انجام می شود.
نویسنده بر محصول نهایی چرخه طراحی تمرکز دارد: اجرای یک طراحی دیجیتال. کدگذاری VHDL، روش های سنتز و تکنیک های تأیید به عنوان ابزارهایی برای پشتیبانی از اجرای طراحی نهایی ارائه شده است. خوانندگان متوجه خواهند شد که چگونه تکنیکهای کدنویسی، تأیید و ترکیب VHDL را در موقعیتهای مختلف اعمال و تطبیق دهند.
طراحی سیستم های دیجیتال با VHDL و سنتز نتیجه K.C. تجربه عملی چانگ هم در طراحی و هم به عنوان مدرس. بسیاری از تکنیک ها و ملاحظات طراحی که در سرتاسر فصل ها نشان داده شده اند، نمونه هایی از طرح های قابل اجرا هستند. تجربه تدریس او منجر به ارائه گام به گام می شود که به اشتباهات رایج و مفاهیم دشوار درک می پردازد به گونه ای که یادگیری را آسان می کند.
ویژگی های منحصر به فرد کتاب شامل موارد زیر است: کد VHDL که خط به خط توضیح داده شده است تا منطق پشت مفاهیم طراحی را به تصویر بکشد. VHDL با استفاده از میزهای تست VHDL و ابزارهای شبیه سازی تأیید می شود. شکل موج های شبیه سازی نشان داده شده و توضیح داده شده است تا صحت طراحی را تأیید کند. کد VHDL سنتز شده و دستورات و استراتژی ها مورد بحث قرار می گیرد. شماتیک های سنتز شده و نتایج برای منطقه و زمان تجزیه و تحلیل می شوند. تغییرات در تکنیک های طراحی و اشتباهات رایج پرداخته شده است. سلول استاندارد، آرایه دروازه و سه فرآیند طراحی FPGA را نشان داد. هر کدام با یک مطالعه موردی طراحی کامل؛ فرآیندهای آزمایشی، تأیید پس از طرحبندی و تولید بردار تست.
مفاهیم و مثالهای طراحی عملی با کد VHDL، شکلهای موج شبیهسازی و شماتیکهای ترکیبی ارائه شدهاند تا خوانندگان بتوانند مکاتبات و روابط آنها را بهتر درک کنند.
Digital Systems Design with VHDL and Synthesis presents an integrated approach to digital design principles, processes, and implementations to help the reader design much more complex systems within a shorter design cycle. This is accomplished by introducing digital design concepts, VHDL coding, VHDL simulation, synthesis commands, and strategies together.
The author focuses on the ultimate product of the design cycle: the implementation of a digital design. VHDL coding, synthesis methodologies and verification techniques are presented as tools to support the final design implementation. Readers will understand how to apply and adapt techniques for VHDL coding, verification, and synthesis to various situations.
Digital Systems Design with VHDL and Synthesis is a result of K.C. Chang's practical experience in both design and as an instructor. Many of the design techniques and considerations illustrated throughout the chapters are examples of viable designs. His teaching experience leads to a step-by-step presentation that addresses common mistakes and hard-to-understand concepts in a way that eases learning.
Unique features of the book include the following: VHDL code explained line by line to capture the logic behind the design concepts; VHDL is verified using VHDL test benches and simulation tools; Simulation waveforms are shown and explained to verify design correctness; VHDL code is synthesized and commands and strategies are discussed. Synthesized schematics and results are analyzed for area and timing; Variations on the design techniques and common mistakes are addressed; Demonstrated standard cell, gate array, and FPGA three design processes; Each with a complete design case study; Test bench, post-layout verification, and test vector generation processes.
Practical design concepts and examples are presented with VHDL code, simulation waveforms, and synthesized schematics so that readers can better understand their correspondence and relationships.