دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1
نویسندگان: Liang Dai. Ramesh Harjani (auth.)
سری: The Springer International Series in Engineering and Computer Science 708
ISBN (شابک) : 9781461354147, 9781461511458
ناشر: Springer US
سال نشر: 2003
تعداد صفحات: 169
زبان: English
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود)
حجم فایل: 9 مگابایت
در صورت ایرانی بودن نویسنده امکان دانلود وجود ندارد و مبلغ عودت داده خواهد شد
کلمات کلیدی مربوط به کتاب طراحی نوسان سازهای کنترل شده با ولتاژ CMOS با کارایی بالا: مدارها و سیستم ها، مهندسی برق
در صورت تبدیل فایل کتاب Design of High-Performance CMOS Voltage-Controlled Oscillators به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب طراحی نوسان سازهای کنترل شده با ولتاژ CMOS با کارایی بالا نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
طراحی نوسانگرهای کنترل شده با ولتاژ CMOS با کارایی
بالا یک چارچوب مدلسازی نویز فاز برای نوسانگرهای
حلقهای CMOS ارائه میدهد. تجزیه و تحلیل هر دو عملیات خطی و
غیر خطی را در نظر می گیرد. این نشان می دهد که سوئیچینگ سریع
ریل به ریل باید برای به حداقل رساندن نویز فاز انجام شود.
علاوه بر این، در طراحی معمولی، نویز سوسو زدن در مدار بایاس به
طور بالقوه میتواند بر نویز فاز در فرکانسهای آفست پایین غالب
شود. بنابراین، برای PLL های با پهنای باند باریک، تبدیل نویز
برای مدارهای بایاس باید به حداقل برسد. ما ضریب Q موثر (Qeff)
را برای نوسانگرهای حلقه تعریف می کنیم و افزایش آن را برای
فرآیندهای CMOS با اندازه ویژگی های کوچکتر پیش بینی می کنیم.
تجزیه و تحلیل نویز فاز ما از طریق نتایج شبیهسازی و
اندازهگیری تأیید میشود.
صدای سوئیچینگ دیجیتالی که از طریق منبع تغذیه و بستر ترکیب
میشود، معمولاً منبع اصلی لرزش ساعت است. بهبود تامین و ایمنی
نویز بستر یک PLL در محیطهای متخاصم مانند تراشههای
ریزپردازنده که در آن میلیونها گیت دیجیتال وجود دارد، یک کار
چالش برانگیز است.
Design of High-Performance CMOS Voltage-Controlled
Oscillators presents a phase noise modeling
framework for CMOS ring oscillators. The analysis considers
both linear and nonlinear operation. It indicates that fast
rail-to-rail switching has to be achieved to minimize phase
noise. Additionally, in conventional design the flicker noise
in the bias circuit can potentially dominate the phase noise
at low offset frequencies. Therefore, for narrow bandwidth
PLLs, noise up conversion for the bias circuits should be
minimized. We define the effective Q factor (Qeff) for ring
oscillators and predict its increase for CMOS processes with
smaller feature sizes. Our phase noise analysis is validated
via simulation and measurement results.
The digital switching noise coupled through the power supply
and substrate is usually the dominant source of clock jitter.
Improving the supply and substrate noise immunity of a PLL is
a challenging job in hostile environments such as a
microprocessor chip where millions of digital gates are
present.
Front Matter....Pages i-xix
Introduction....Pages 1-7
Introduction to PLLs....Pages 9-26
Phase Noise and Timing Jitter....Pages 27-37
Review of Existing VCO Phase Noise Models....Pages 39-53
Universal Model for Ring Oscillator Phase Noise....Pages 55-86
New Ring VCO Design....Pages 87-106
PLL Design Examples....Pages 107-148
Conclusions....Pages 149-151
Back Matter....Pages 153-158