دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1 نویسندگان: Sachin S. Sapatnekar, Sung-Mo Kang (auth.) سری: The Springer International Series in Engineering and Computer Science 198 ISBN (شابک) : 9781461363934, 9781461531784 ناشر: Springer US سال نشر: 1993 تعداد صفحات: 284 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 18 مگابایت
کلمات کلیدی مربوط به کتاب اتوماسیون طراحی برای Synthesis layout-driven timing: مدارها و سیستم ها، مهندسی برق، مهندسی به کمک کامپیوتر (CAD، CAE) و طراحی
در صورت تبدیل فایل کتاب Design Automation for Timing-Driven Layout Synthesis به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب اتوماسیون طراحی برای Synthesis layout-driven timing نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
قانون مور [Noy77]، که پیشبینی میکرد تعداد دستگاههای ادغام شده روی یک تراشه هر دو سال دو برابر میشود، برای چند سال دقیق بود. اخیراً سطح یکپارچه سازی به دلیل محدودیت های فیزیکی فناوری یکپارچه سازی تا حدودی کاهش یافته است. پیشرفت در فناوری سیلیکون به طراحان یعنی طراحان اجازه داده است که بیش از چند میلیون ترانزیستور را روی یک تراشه ادغام کنند. حتی یک سیستم کامل با پیچیدگی متوسط اکنون می تواند بر روی یک تراشه واحد پیاده سازی شود. برای همگام شدن با افزایش پیچیدگی در مدارهای مجتمع (VLSI) در مقیاس بسیار بزرگ، بهره وری طراحان تراشه باید به همان میزان سطح یکپارچگی افزایش یابد. بدون چنین افزایش بهره وری، طراحی سیستم های پیچیده ممکن است در یک بازه زمانی معقول قابل دستیابی نباشد. افزایش سریع پیچیدگی مدارهای VLSI، اتوماسیون علامت را به یک ضرورت مطلق تبدیل کرده است، زیرا افزایش مورد نیاز در بهره وری تنها با استفاده از ابزارهای طراحی پیچیده قابل انجام است. چنین ابزارهایی همچنین طراحان را قادر میسازند تا تحلیلهای مبادلهای از پیادهسازیهای منطقی مختلف را انجام دهند و تصمیمات طراحی کاملاً آگاهانه بگیرند.
Moore's law [Noy77], which predicted that the number of devices in tegrated on a chip would be doubled every two years, was accurate for a number of years. Only recently has the level of integration be gun to slow down somewhat due to the physical limits of integration technology. Advances in silicon technology have allowed Ie design ers to integrate more than a few million transistors on a chip; even a whole system of moderate complexity can now be implemented on a single chip. To keep pace with the increasing complexity in very large scale integrated (VLSI) circuits, the productivity of chip designers would have to increase at the same rate as the level of integration. Without such an increase in productivity, the design of complex systems might not be achievable within a reasonable time-frame. The rapidly increasing complexity of VLSI circuits has made de- 1 2 INTRODUCTION sign automation an absolute necessity, since the required increase in productivity can only be accomplished with the use of sophisticated design tools. Such tools also enable designers to perform trade-off analyses of different logic implementations and to make well-informed design decisions.
Front Matter....Pages i-xxi
Introduction....Pages 1-12
Delay Estimation....Pages 13-79
Transistor Sizing Algorithms: Existing Approaches....Pages 81-111
A Convex Programming Approach to Transistor Sizing....Pages 113-140
Global Routing Using Zero-one Integer Linear Programming....Pages 141-189
Timing-driven CMOS Layout Synthesis....Pages 191-245
Back Matter....Pages 247-269