دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: 1
نویسندگان: David Chinnery. Kurt Keutzer
سری:
ISBN (شابک) : 1402071132, 9780306478239
ناشر:
سال نشر: 2002
تعداد صفحات: 431
زبان: English
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود)
حجم فایل: 16 مگابایت
در صورت تبدیل فایل کتاب Closing the Gap Between ASIC & Custom: Tools and Techniques for High-Performance ASIC Design به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب بستن شکاف بین ASIC و سفارشی: ابزارها و تکنیک های طراحی ASIC با کارایی بالا نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
این کتاب به دقت ابزارها و تکنیک های طراحی را برای طراحی ASIC با کارایی بالا توضیح می دهد. با استفاده از این تکنیک ها می توان عملکرد طرح های ASIC را دو تا سه برابر بهبود بخشید. موضوعات مهم عبارتند از: بهبود عملکرد از طریق ریزمعماری. برنامه ریزی طبقه بر اساس زمان بندی؛ کنترل و بهره برداری از انحراف ساعت. طراحی مبتنی بر چفت با کارایی بالا در روش ASIC. شناسایی و سنتز خودکار گیت های منطقی پیچیده؛ اندازه سلول خودکار برای افزایش عملکرد و کاهش قدرت. کنترل تغییرات فرآیند. این تکنیکها با طراحیهایی که دو تا سه برابر سرعت ASICهای معمولی در همان فرآیند تولید میکنند، نشان داده میشوند.
This book carefully details design tools and techniques for high-performance ASIC design. Using these techniques, the performance of ASIC designs can be improved by two to three times. Important topics include: Improving performance through microarchitecture; Timing-driven floorplanning; Controlling and exploiting clock skew; High performance latch-based design in an ASIC methodology; Automatically identifying and synthesizing complex logic gates; Automated cell sizing to increase performance and reduce power; Controlling process variation.These techniques are illustrated by designs running two to three times the speed of typical ASICs in the same process generation.
Introduction and Overview of the Book....Pages 1-31
Improving Performance through Microarchitecture....Pages 33-56
Reducing the Timing Overhead....Pages 57-100
High-Speed Logic, Circuits, Libraries and Layout....Pages 101-144
Finding Peak Performance in a Process....Pages 145-168
Physical Prototyping Plans for High Performance....Pages 169-186
Automatic Replacement of Flip-Flops by Latches in ASICs....Pages 187-208
Useful-Skew Clock Synthesis Boosts ASIC Performance....Pages 209-223
Faster and Lower Power Cell-Based Designs with Transistor-Level Cell Sizing....Pages 225-240
Design Optimization with Automated Flex-Cell Creation....Pages 241-267
Exploiting Structure and Managing Wires to Increase Density and Performance....Pages 269-287
Semi-Custom Methods in a High-Performance Microprocessor Design....Pages 289-303
Controlling Uncertainty in High Frequency Designs....Pages 305-322
Increasing Circuit Performance through Statistical Design Techniques....Pages 323-344
Achieving 550MHz in a Standard Cell ASIC Methodology....Pages 345-360
The iCORE™ 520MHz Synthesizable CPU Core....Pages 361-381
Creating Synthesizable ARM Processors with Near Custom Performance....Pages 383-408