دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش:
نویسندگان: Lam. Tak-Kei
سری:
ISBN (شابک) : 9781118750117, 1118750128
ناشر: John Wiley & Sons Inc
سال نشر: 2016
تعداد صفحات: 235
زبان: English
فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود)
حجم فایل: 5 مگابایت
در صورت تبدیل فایل کتاب Boolean circuit rewiring : bridging logical and physical designs به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب سیم کشی مجدد مدار بولی: پل زدن طرح های منطقی و فیزیکی نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
تکنیک هایی را نشان می دهد که نرخ سیم کشی مجدد بیش از 95% را امکان پذیر می کند و امکان پذیرش تراشه های زیر میکرون عمیق را برای کاربردهای صنعتی فراهم می کند. این کتاب یک تکنیک سنتز منطقی به نام "سیمکشی مجدد" و آخرین پیشرفت فنی آن از نظر قابلیت سیمکشی مجدد را مورد بحث قرار میدهد. تکنیک سیم کشی مجدد در تحقیقات دانشگاهی از سال 1993 ظاهر شد و در حال حاضر هیچ کتابی در بازار موجود نیست که به طور سیستماتیک و جامع این فناوری سیم کشی مجدد را مورد بحث قرار دهد. نویسندگان تکنیک های تبدیل منطق را با تمرکز بر سیم کشی مجدد پوشش می دهند. برای چندین دهه، به دلیل دید ایده آل از سیم ها و نقش ناچیز آنها در عملکرد مدار، تأثیر سیم کشی بر ساختارهای منطقی نادیده گرفته شده است. با این حال در فناوری نیمه هادی امروزی سیم کشی بازیگر اصلی در انحطاط عملکرد مدار است و موتورهای سنتز منطقی را می توان برای مقابله با این امر از طریق تحولات مبتنی بر سیم بهبود بخشید. این کتاب تکنیکهای سیمکشی مجدد مبتنی بر تولید الگوی آزمایش خودکار (ATPG) را معرفی میکند که اخیراً در قلمرو سنتز منطق / تأیید طرحهای VLSI/SOC فعال هستند. پوشش جامع منحصر به فرد تکنیک های سیم کشی مجدد نیمه هادی نوشته شده توسط محققان برجسته در این زمینه پوشش کامل سیم کشی مجدد از سطح مقدماتی تا متوسط را ارائه می دهد سیم کشی مجدد به عنوان یک تکنیک انعطاف پذیر برای سنتز منطق بولی، معرفی مفهوم تبدیل مدار بولی و آزمایش، با مثال Readers توضیح داده شده است. میتواند مستقیماً تکنیکهای توصیفشده را برای مسائل طراحی VLSI در دنیای واقعی اعمال کند. بر روی روشهای سیمکشی مجدد مبتنی بر تولید الگوی آزمایش خودکار (ATPG) تمرکز دارد، اگرچه برخی از روشهای سیمکشی مجدد غیر مبتنی بر ATPG مانند سیمکشی جایگزین مبتنی بر نمودار (GBAW) و «مجموعهای از جفتها کارکردهایی که باید متمایز شوند» (SPFD) سیم کشی مجدد نیز مورد بحث قرار می گیرد منبعی ارزشمند برای محققان و دانشجویان تحصیلات تکمیلی در طراحی VLSI و SoC، و همچنین مهندسان طراحی دیجیتال، توسعه دهندگان نرم افزار EDA، و کارشناسان اتوماسیون طراحی که در سنتز و بهینه سازی تخصص دارند. مدارهای منطقی
Demonstrates techniques which will allow rewiring rates of over 95%, enabling adoption of deep sub-micron chips for industrial applications Logic synthesis is an essential part of the modern digital IC design process in semi-conductor industry. This book discusses a logic synthesis technique called “rewiring” and its latest technical advancement in term of rewirability. Rewiring technique has surfaced in academic research since 1993 and there is currently no book available on the market which systematically and comprehensively discusses this rewiring technology. The authors cover logic transformation techniques with concentration on rewiring. For many decades, the effect of wiring on logic structures has been ignored due to an ideal view of wires and their negligible role in the circuit performance. However in today’s semiconductor technology wiring is the major player in circuit performance degeneration and logic synthesis engines can be improved to deal with this through wire-based transformations. This book introduces the automatic test pattern generation (ATPG)-based rewiring techniques, which are recently active in the realm of logic synthesis/verification of VLSI/SOC designs. Unique comprehensive coverage of semiconductor rewiring techniques written by leading researchers in the field Provides complete coverage of rewiring from an introductory to intermediate level Rewiring is explained as a flexible technique for Boolean logic synthesis, introducing the concept of Boolean circuit transformation and testing, with examples Readers can directly apply the described techniques to real-world VLSI design issues Focuses on the automatic test pattern generation (ATPG) based rewiring methods although some non-ATPG based rewiring methods such as graph based alternative wiring (GBAW), and “set of pairs of functions to be distinguished” (SPFD) based rewiring are also discussed A valuable resource for researchers and postgraduate students in VLSI and SoC design, as well as digital design engineers, EDA software developers, and design automation experts that specialize in the synthesis and optimization of logical circuits.