دسترسی نامحدود
برای کاربرانی که ثبت نام کرده اند
برای ارتباط با ما می توانید از طریق شماره موبایل زیر از طریق تماس و پیامک با ما در ارتباط باشید
در صورت عدم پاسخ گویی از طریق پیامک با پشتیبان در ارتباط باشید
برای کاربرانی که ثبت نام کرده اند
درصورت عدم همخوانی توضیحات با کتاب
از ساعت 7 صبح تا 10 شب
ویرایش: نویسندگان: Tan. Sheldon X.-D., He. Lei سری: ISBN (شابک) : 9781601197290, 9780521865814 ناشر: Cambridge University Press سال نشر: 2007 تعداد صفحات: 260 زبان: English فرمت فایل : PDF (درصورت درخواست کاربر به PDF، EPUB یا AZW3 تبدیل می شود) حجم فایل: 5 مگابایت
در صورت تبدیل فایل کتاب Advanced Model Order Reduction Techniques in VLSI Design به فرمت های PDF، EPUB، AZW3، MOBI و یا DJVU می توانید به پشتیبان اطلاع دهید تا فایل مورد نظر را تبدیل نمایند.
توجه داشته باشید کتاب تکنیک های کاهش سفارشات پیشرفته در طراحی VLSI نسخه زبان اصلی می باشد و کتاب ترجمه شده به فارسی نمی باشد. وبسایت اینترنشنال لایبرری ارائه دهنده کتاب های زبان اصلی می باشد و هیچ گونه کتاب ترجمه شده یا نوشته شده به فارسی را ارائه نمی دهد.
تکنیکهای کاهش سفارش مدل (MOR) پیچیدگی طرحهای VLSI را کاهش میدهند و راه را برای سرعتهای عملیاتی بالاتر و اندازه ویژگیهای کوچکتر هموار میکنند. این کتاب با استفاده از مثالهای دنیای واقعی برای نشان دادن مزایا و معایب هر الگوریتم، مقدمهای سیستماتیک و درمان روشهای کلیدی MOR به کار رفته در مدارهای خطی عمومی را ارائه میکند. پس از بررسی تکنیکهای سنتی مبتنی بر پروجکشن، پوشش به سمت روشهای پیشرفته MOR پیشرفته برای طراحی VLSI، از جمله HMOR، روشهای تحقق متعادل متوازن منفعل (TBR)، مدلسازی القایی کارآمد از طریق مدل VPEC و تکنیک های MOR حفظ ساختار در صورت امکان، روشهای عددی از دیدگاه مهندس CAD مورد بررسی قرار میگیرند و از ریاضیات پیچیده اجتناب میکنند و به خواننده اجازه میدهند تا مشکلات طراحی واقعی را بپذیرد و ابزارهای مؤثرتری توسعه دهد. این کتاب با مثال های عملی و بیش از 100 تصویر برای محققان و دانشجویان فارغ التحصیل مهندسی برق و کامپیوتر و همچنین شاغلان در صنعت طراحی VLSI مناسب است.
Model order reduction (MOR) techniques reduce the complexity of VLSI designs, paving the way to higher operating speeds and smaller feature sizes. This book presents a systematic introduction to, and treatment of, the key MOR methods employed in general linear circuits, using real-world examples to illustrate the advantages and disadvantages of each algorithm. Following a review of traditional projection-based techniques, coverage progresses to advanced 'state-of-the-art' MOR methods for VLSI design, including HMOR, passive truncated balanced realization (TBR) methods, efficient inductance modeling via the VPEC model, and structure-preserving MOR techniques. Where possible, numerical methods are approached from the CAD engineer's perspective, avoiding complex mathematics and allowing the reader to take on real design problems and develop more effective tools. With practical examples and over 100 illustrations, this book is suitable for researchers and graduate students of electrical and computer engineering, as well as practitioners working in the VLSI design industry.
Content:
Front Matter
List of Figures
List of Tables
Table of Contents
1. Introduction
2. Projection-Based Model Order Reduction Algorithms
3. Truncated Balanced Realization Methods for MOR
4. Passive Balanced Truncation of Linear Systems in Descriptor Form
5. Passive Hierarchical Model Order Reduction
6. Terminal Reduction of Linear Dynamic Circuits
7. Vector-Potential Equivalent Circuit for Inductance Modeling
8. Structure-Preserving Model Order Reduction
9. Block Structure-Preserving Reduction for RLCK Circuits
10. Model Optimization and Passivity Enforcement
11. General Multi-Port Circuit Realization
12. Reduction for Multi-Terminal Interconnect Circuits
13. Passive Modeling by Signal Waveform Shaping
References
Index